论坛风格切换切换到宽版
发帖 回复
返回列表  提醒:不能用迅雷等P2P下载,否则下载失败标(二级)的板块,需二级才能下载,没二级不要购买,下载不了
  • 1145阅读
  • 4回复

单板上时钟设计的注意事项 [复制链接]

上一主题 下一主题
离线碎碎思
 

性别:
人妖
发帖
223
金币
530
提示:会员销售的附件,下载积分 = 版块积分 + 销售积分       只看楼主 倒序阅读 使用道具 0楼 发表于: 2018-10-22
关键词: 电路小常识
/plUzy2Yu  
, imvA5  
单板上时钟设计的注意事项 HD)HCDTX  
E)O|16f|>  
小白入手,大佬勿喷! 9I\3T6&tr  
[color=rgba(0, 0, 0, 0.75)] ZGpTw[5ql  
.Sr:"SrT  
文章目录 iEviH>b5  
8q [c  
GD[ou.C}k  
 aoDD&JE  
<i'u96  
I26gGp  
一、布局 2ly,l[p8  
'95E;RV&  
   a.时钟晶体和相关电路应布置在 PCB 的中央位置并且要有良好的地层, 而不是靠近 I/O 接口处。 不可将时钟产生电路做成子卡或者子板的形式, 必须做在单独的时钟板上或者承载板上。 如下图所示, 绿色框中部分下一层最好不要走线 T_x+sv=|X!  
K@P`_yxN  
  b.在 PCB 时钟电路区域只布与时钟电路有关的器件, 避免布设其他电路, 晶体附近或者下面不要布其他信号线: 在时钟发生电路、 晶体下使用地平面, 若其他信号穿过该平面, 违反了映像平面功能, 如果让信号穿越这个地平面的话, 就会存在很小的地环路并影响地平面的连续性, 这些地环路在高频时将会产生问题。 d%lHa??/ h  
  c.对于时钟晶体、 时钟电路, 可以采用屏蔽措施进行屏蔽处理; sk ?'^6Xh  
  d.若时钟外壳为金属, 则 PCB 设计时一定要在晶体下方铺铜, 并保证此部分与完整的地平面有良好的电气连接(通过多孔接地) 。
V< vPFxC  
  e.时钟晶体下面铺地的好处: 晶体振荡器内部的电路会产生射频电流,如果晶体是金属外壳封装的, 直流电源脚是直流电压参考和晶体内部射频电流回路参考的依靠, 通过地平面释放外壳被射频辐射产生的瞬态电流。 总之, 金属外壳是一个单端天线, 最近的映像层、 地平面层有时两层或者更多层做为射频电流对地的辐射耦合作用是足够的。 晶体下铺地对散热也是有好处的。 T5azYdzJy  
  f.时钟电路和晶体下铺地将提供一个映像平面, 可以降低对相关晶体和时钟电路产生共模电流, 从而降低射频辐射, 地平面对差模射频电流同样有吸收作用, 这个平面必须通过多点连接到完整的地平面上, 并要求通过多个过孔, 这样可以提供低的阻抗, 为增强这个地平面的效果, 时钟发生电路应该与这个地平面靠近。 "P'&+dH8  
  g.SMT 封装的晶体将比金属外壳的晶体有更多的射频能量辐射: 因为表贴晶体大多是塑料封装, 晶体内部的射频电流会向空间辐射并耦合到其他器件。
T1Q sW<*j  
w2d]96*kQe  
ZjZhz`  
二 、特殊情况及后果 %R|"Afa=  
^+as\  
  a.共用时钟走线 PiQkJ[  
对快速上升沿信号及时钟信号采用辐射状拓扑连接好于采用单个公共驱动源的网络串接, 每个走线应该根据其特性阻抗采取端接措施来布线 :@ E1Pun?  
  b.时钟传输线要求及 PCB 分层 4`6c28K0?  
时钟走线原则: 在紧邻时钟走线层安排完整的映像平面层, 减小走线的长度并进行阻抗控制。 QM ZUt  
;}WtJ&y=M  
  错误的跨层走线和阻抗不匹配会导致: GwQZf|  
1.走线使用过孔和跳转导致映像回路的不完整性;2.映像平面上由于器件信号管脚上电压随着信号的变化而变化产生的浪涌电压;3.如果走线没有考虑 3W 原则的话, 不同时钟信号会引起串扰;
  • 1
  • 2
  • 3
}xb_s  
1/2V.:bg  
三 、布线 M%&A.j[  
[vWkAJ'K  
  1.时钟线一定要走在多层 PCB 板的内层。 并且一定要走带状线; 如果要走在外层, 只能走微带线。 )[^y t0%  
  2.走在内层能保证完整的映像平面, 它可以提供一个低阻抗射频传输路径, 并产生磁通量, 以抵消它们的源传输线的磁通量, 源和返回路径的距离越近, 则消磁就越好。 由于增强了消磁能力, 高密 PCB 板的每个完整平面映像层可提供 6- 8dB 的抑制。 }r}RRd  
  3.时钟布多层板的好处: 有一层或者多层可以专门用于完整的电源和地平面, 可以设计成好的去藕系统, 减小地环路的面积, 降低了差模辐射, 减小了 EMI, 减小了信号和电源返回路径的阻抗水平, 可以保持全程走线阻抗的一致性, 减小了邻近走线间的串扰等。 r]8x;v1  
zr.+'  


评价一下你浏览此帖子的感受

精彩

感动

搞笑

开心

愤怒

一般

差劲
BLOG:https://blog.csdn.net/Pieces_thinking
离线碎碎思

性别:
人妖
发帖
223
金币
530
提示:会员销售的附件,下载积分 = 版块积分 + 销售积分       只看该作者 1楼 发表于: 2018-10-22
  


BLOG:https://blog.csdn.net/Pieces_thinking
离线yangxf0120

性别:
帅哥
发帖
4974
金币
3315
提示:会员销售的附件,下载积分 = 版块积分 + 销售积分       只看该作者 2楼 发表于: 2018-10-22
谢谢分享单板上时钟设计的注意事项


在线mj8abcd

性别:
帅哥
发帖
10515
金币
4753
提示:会员销售的附件,下载积分 = 版块积分 + 销售积分       只看该作者 3楼 发表于: 2018-10-23
  


在线kingweison

性别:
人妖
发帖
4456
金币
2652
提示:会员销售的附件,下载积分 = 版块积分 + 销售积分       只看该作者 4楼 发表于: 2023-07-04
    


快速回复
限150 字节
 
上一个 下一个