发帖 回复
返回列表 提醒:附件不能用迅雷等P2P软件下载,否则直下载失败,文件名变成job.xx网页格式,下载点击一次即可,请勿多次连续点击附件
  • 118阅读
  • 8回复

[技术文章]Allegro导入网表时出现的封装错误及解决方法 [复制链接]

上一主题 下一主题
离线feihangdan
 

Allegro在导入网表时常出现如下的错误: sxED7,A  
ERROR(SPMHNI-196):Symbol 'DIOAD1800W125L900D500N' for device 'DIODE ZENER31_DIOAD1800W125L900'has extra pin '2'. &VWlt2-R0h  
ERROR(SPMHNI-195):Symbol 'DIOAD1800W125L900D500N' for device 'DIODE ZENER31_DIOAD1800W125L900' ismissing pin '3'. qsg>5E  
出现此错误的原因主要可能有两个: )-/gLZsx  
1)        Orcad Capture设计原理时,原理图库中的个别器件的管脚本身是有问题的,如上述错误中的器件“DIODE ZENER31”可能库中的器件管脚可能只有13,没有2管脚;而PCB Footprint是管脚12,所以原理图和封装不匹配。解决方法是对原理图库中的元件管脚编号进行修改。 y$tX-9U  
2)        在利用Orcad Library Builder建立封装时,可能软件会将部分封装的管脚命名为AC(比如上述错误中的PCBFootprint封装DIOAD1800W125L900D500N OrcadLibrary Builder会自动将管脚命名为AC,原因未知),导致原理图和封装不匹配。解决方法是在利用Orcad Library Builder做封装时,利用PinTool菜单对管脚的Order进行修改。


评价一下你浏览此帖子的感受

精彩

感动

搞笑

开心

愤怒

一般

差劲
离线yunger

只看该作者 1楼 发表于: 05-09
  


离线流星雨

只看该作者 2楼 发表于: 05-11


在线xjun

只看该作者 3楼 发表于: 05-14
  



只看该作者 4楼 发表于: 05-14
    


离线pcb林

只看该作者 5楼 发表于: 05-15
  


离线流星雨

只看该作者 6楼 发表于: 05-17


离线qq-fleet

只看该作者 7楼 发表于: 05-23



只看该作者 8楼 发表于: 05-23
$'Z\'<k[  


快速回复
限150 字节
 
上一个 下一个