论坛风格切换切换到宽版
发帖 回复
返回列表  提醒:不能用迅雷等P2P下载,否则下载失败标(二级)的板块,需二级才能下载,没二级不要购买,下载不了
  • 3187阅读
  • 2回复

[技术文章]PowerPCB(PADS)常见问题全集 [复制链接]

上一主题 下一主题
离线2dmin
 

性别:
帅哥
发帖
15760
金币
13894
提示:会员销售的附件,下载积分 = 版块积分 + 销售积分       只看楼主 倒序阅读 使用道具 0楼 发表于: 2012-05-05
=bHS@h8N<  
PowerPCB(PADS)常见问题全集 8 \BGL  
走线很细,不是设定值` x>!bvZ2  
有时将预拉线布好线后,所布的线变成了一根很细的线而不是我们所设定的线宽,但是查看它的属性也还是一样的 CqVeR';2  
最小线宽显示值的设定大于route线宽。 ^h?]$P  
setup--preferences--global--minimum display 或者使用 R X 这个快捷命令,X表示需要设定的值 )q|a Sd  
走线宽度无法修改,提示wrong width value "p@EY|Zv%I  
关于线宽的rules设置有误 ^&Vj m  
setup – design rules –default—clearance—trace width 修改最小值 默认值 和最大值 EA``G8Vn>  
布线的时候不能自动按照安全间距避开走线 p6c&vEsNj  
没有打开规则在线检查 q@=3`yQ  
DRO 关闭在线规则检查 DRP 打开在线规则检查 AW <"3 !@  
PowerPCB 如何import Orcad 的netlist dTrz7ayH  
Orcad中的tools->create netlist,other的formatters选取padpcb.dll,再将其后缀名.net改为.asc即可。 4K(oOxc9.  
在PowerPCB 中如何删层 2 r';)8:  
4.0 以下的版本不可直接删层,可将不需要的层上的资料删掉,出gerber时不用出就好了;4.0 以上版本的可直接 oAprM Z 7Y  
修改层数。 Y a/+|mv  
PowerPCB 中如何开方槽? `k.0d`3(  
4.0 以上版本的可在编辑pad中选择slot parameters 中slotte来进行设置,但只能是椭圆形的孔;也可在机械层直 UFzC8  
接标示。 %M5{-pJ|C  
在PowerPCB 中如何将其它文件中相同部分复制到新的文件中 93VbB[w~7F  
可用以下部骤: OpD%lRl  
第一,在副图选择要粘贴的目标,按右键选择make reuse ,弹出一个菜单随变给个名字,ok 键即可。生成一个 ,CxIA^  
备用文件。 @#QaaR;4  
第二,在按右键选择reset origin (产生选择目标的坐标)将鼠标移到该坐标上可以坐标值(在窗口的右下角处)。 evvv&$&  
第三,调出主图,将板子的格点改为“1”mil。按make like reuse 键,打开第一步生成的文件后,用“S”命令敲入第 s9rKXY',:l  
二步生成的坐标。按左键确定。在贴完后,在按鼠标右键点击break origin。弹出一个窗口按“OK”即可。 ){I!orQ  
如何在PowerPCB 中加入汉字或公司logo 3C gmZ7[  
将公司logo或汉字用bmp to pcb将。bmp档转换为protel的。pcb格式,再在protel中import,export *.dxf文檔, Ud& '*,  
在PowerPCB中import即可。 &V(;zy4(R  
如何在PowerPCB 中设置盲孔 ua!43Bp  
先在padstack中设置了一个盲孔via,然后在setup -- design rules -- default -- routing的via设置中加入你所设置的  SH6+'7  
盲孔即可。 !nDiAjj  
hatch和flood 有何区别,hatch 何用?如何应用 kyH0J[/n  
hatch是刷新铜箔,flood是重铺铜箔。一般地第一次铺铜或file修改后要flood,而后用hatch。 6o)RsxN eu  
铺铜(灌水)时如何自动删除碎铜 7h#*dj ef  
1)setup-preferences-Thermals中,选中Remove Isolated copper; [x{Ai( /T^  
或 2) 菜单Edit—Find---菜单下Find By--Isolated pour—OK x8!uI)#tS  
如何修改PowerPCB 铺铜(灌水)的铜箔与其它组件及走线的间距
]%2y`Jrl^W  
如果是全局型的,可以直接在setup - design rules 里面设置即可,如果是某些网络的,那么选中需要修改的网 L_sDbAT~<  
络然后选右键菜单里面的show rules进入然后修改即可,但修改以后需要重新flood,而且最好做一次drc检查。 c5(4rT{(m  
PowerPCB 中铺铜时怎样加一些via 孔 8J)Kn4jq  
可将过孔作为一part,再在ECO下添加part; {|B 2$1':  
也可以直接从地走线,右键end(end with via)。 A~X| vW  
自动泪滴怎么产生? eb>jT:  
需对以下两进行设置: xnOd$]  
1) setup->preferences->routing->generate teardrops->ok 7 MS-Gs|  
2) preferences->Teardrops->Display Teardrop->ok b5)a6qtb  
手工布线时怎么加测试点? A5E^1j}h@  
1) 连线时,点鼠标右键在end via mode 中选择end test point tx7B?/5D  
2) 选中一个网络,然后在该网络上选一个合适的过孔修改其属性为测试点,或者添加一焊盘作为测试点。 f=A`{ 8^  
PowerPCB 怎么自动加ICT 5t,X;  
一般地,密度比较高的板都不加ICT。而如果要加ICT,可在原理图里面设置test piont,调入网表;也可以手工加。 十 Le V";=_n  
为什么走线不是规则的? T STkMlCG  
设置setup/preferences/design/,选diagonl;将routing 里面的pad entry项去掉。 _0|@B8!J?  
当完成PCB 的LAYOUT,如何检查PCB 和原理图的一致 sSy!mtS  
在tools->compare netlist,在original design to compare与new design with change中分别选取所要比较的文件, 将 N4l}5(e  
output option下的Generate Differences Report选中,其它选项以自己实际情况来选取,最后run即可。 z?n6l7sH  
在PowerPCB 中gerber out 时多出一个贯孔,而job file 中却没有,这是怎么回事 &Jd_@F#J  
这应为PowerPCB的数据库太乱了,可能是修改的次数太多造成的。解决方法可export *.asc文件,再重新import c'D NO~H  
一次。 gsY Q"/S9  
如何直接在PowerPCB 3.6 下生成组件清单 ye-[l7  
通过File-Report-Parts List1/2。 "*LQr~k~}  
如何将一个器件的某个引脚的由一条网络改为另一条网络? \h/)un5  
打开eco,用delete connettion删除原来的连接,不要删除网络噢。再用add a connetion添加一个连接。 wGw<z[:f  
如何对已layout 好的板子进行修改? @E4ya$A)F  
为确保原理图与PCB 一致,先在原理图中进行修改,然后导出netlist,再在PCB 中导入,但要注意,如果要删 H8kB.D[7Q  
除某些网络或零件,则需手动删除。 MZ?+I~@  
CAM Gerber 文件时(SOLDER MASK BOTTOM)出现“maximum number of 2f6BZ8H+Z  
apertures exceeded”的提示,无法输出文件? !l5@L\   
选中你想要输出gerber的层,进入edit document对话杠,再选 device setup (前提要在photo状态下),在photo plotter twhT6wz"  
setup对话框的下方有一个aperture count项,在其后输入数字,然后regenerate即可。 @JPz|  
PowerPCB gerber out 时*.rep,*.pho,*.drl,*.lst 各表示什么意思 ZypK''&oc  
*.pho GERBER数据文件 I9e3-2THfj  
*.rep D 码文件(线,焊盘的尺寸,必不可少的) Dy*K;e-+  
*.drl 钻孔文件*.lst 各种钻孔的坐标 \dbaY:(  
以上文件都是制板商所需要的。 i9|}-5ED  
PowerPCB 如何能象PROTEL99 那样一次性更改所有相同的或所有的REF 或TXT @KRia{  
文字的大小?还有,怎么更改一个VIA 的大小而不影响其它VIA 的大小? &4wwp!J  
可以通过鼠标右键选择“Document”,然后就可以选中所需要的ref 或文字了。如果要更改一个Via的大小,需要 vdh[%T,&  
新建一种类型的Via。 Lvrflx*Q  
PowerPCB 如何打印出来? t&i4kS^y  
可以在菜单File-Cam……中进行,建立一个新的CAM Document后,然后Edit,Output Device选择Print,运行 ,Jx.Kj.,  
RUN即可。一般先进行打印预览(Preview Selections),看是否超出一页的范围,然后决定是否缩小或放大。 ?{P$|:ha  
请问PowerPCB如何设置才能在走线打孔的时候信号线自动用小孔,电源线用大孔? :31?Z(fQ  
先在PAD STACKS中将你要用的VIA式样定制好,然后到Desing Ruels中先定义Default Routing Rules使用小的 55ft ,a  
VIA,再到Net Ruels 选中电源的Net,在Routing中定义成大的VIA。如不行,可以敲入“VA”,将VIA Mode设 ?<rZ9$  
成Automatic,它就会按规则来了。 M/,lP  
要想在PowerPCB 中放置单个焊盘,是否就要在组件库中做一个单焊盘的组件? "xNP"S  
不一定,如果单个焊盘有网络连接,则可以改成放过孔,毕竟放组件不利于DRC。放过孔的方法:选中某一网络 W$<Y**y9m  
(NET),单击右键,选ADD VIA即可,可以连续放多个。最好打开在线DRC。 NiMsAI@j  
PowerPCB 在铺铜时画铺铜区时,如要在TOP 和BOTTOM均要铺GND 的铜,是 BMtk/r/  
否需要在TOP 和BOTTOM 分层画铺铜区后,再分层进行灌铜? ~iPXn1  
在灌铜时,各层均需要分别画铜皮框,如果一样的外形,就可以Copy。画完后现在Tools下的 Pour Manager 中 m/q`k  
的 Flood all 即可。  U02  
GND 的过孔或者器件的插脚铺铜时只有单面GND 连通所铺的铜 +,Or^p O=  
你可以到Setup-preference-Thermals选项中,将“Routed Pad Thermals”选项打勾 yg4#,4---b  
PowerPCB 3.5 中的菜单Setup ---> Design ---> Rules---> Default---> Routing 中 8|nc( $}~  
Vias的Availabe和Selected 匀为空白,在此情况下是没有过孔,各层无法连接。请 >S8 n 8U  
问怎样设置过孔? %f?Zg44  
那你就新建一个VIA类型SETUP->PAD STACKS->在PAD STACK TYPE 中选VIA->ADD VIA……然后Setup ^Rtxef  
--->Design --->Rules---> Default---> Routing 中,把新建的VIA添加到SELECT VIA! h8 FV2"  
如何在PowerPCB 中象在PROTER 中一样,将一组器件相对位置不变的一起旋转? uqD|j:~ =k  
操作之前,敲入"DRI(忽略DRC)"或“DRO(关闭DRC)”,然后必须先将需要选转的器件和线等选中,然后定义为 QQ=Kj%R  
一个Group,然后就可以点击右键进行Group的旋转操作了。(鼠标点击处为旋转的基准点!) lavy?tFer  
在PowerPCB 4.0 里有几个图标,其提示分别为plane area, plane area cut off , 2Da0*xn{  
auto plane separate ,他们有什么功能啊?另外我见到有的PCB 里,用plane area gD;T"^S+  
cut off 画个圆,PCB 生产时就是一个孔? x|gYxZ  
这是在内层作分割时用的几个命令,第一个为在内层指定分割的区域,第二个为在区域里挖除块,第三个是有几 ,g4T>7`&U%  
个区域你先全定义为一个然后再从这一个上去分。在PowerPCB 中是否有对各层分别进行线宽的设置吗? v(6[z)A0  
可以的! 7j HrLsB  
design->default设置缺省值。 &- !$qUli  
design->conditional rule setup生成新的条件规则:按照你的说明,应该选source rule object:all mM~&mAa+Z  
against rule object:layer/bottom @NL37C  
点击create,生成新的规则。按要求修改,OK! b|*+!v:I>T  
在PowerPCB 布线时,违背了规则中定义的走线方向的走线往往会出现一个菱形的 F'"-aB ~  
小框以作提醒,但我发现在一块板子的设计过程中难免会出现这样的情况,请问此情 j\NCoos  
况对设计以及以后的制板有什么影响吗? 2`rJr  
出现的小菱形说明,布线没有定位在网格点上。这是很正常的情况,对设计以及以后的制板没有任何影响。此功 hgbf"J6V8  
能可以在 setup - preferences - routing 中取消 show tacks 选项,小菱形就不会出现了! v2a(yH  
4 层板,如果有几个电源和地,是否中间层要定义成split/mixed? ^y%8_r&  
我们一般都不使用CAM Plane设置,均设置为信号层,这样在以后的电源分割时可以随意分割,较方便! {?q`9[Z  
如果是6 层板,走线和电源地层怎么分配?是不是线、地、线、线、电、线? I_e7rE0 `  
6 层板如果一定要走4 层信号线的话,肯定有两个信号层相邻。可以采用你上面的迭层方式,也可以采用:Signal1、 HXX9D&c4R  
GND、Signal2、VCC、Signal3、Signal4,这样,Signal2可以走一些要求较高的信号线,如高速数据和时钟等。 &M tF  
PowerPCB 的25 层有何用处? @ 'c(q=K;  
POWERPCB的25 层存储为电源、地的信息。如果做多层板,设置为CAM PLANE就需要25 层的内容。设置焊 r;{ggwY&J  
盘时25 层要比其它层大20MIL,如果为定位孔,要再大些。 A'Z!l20_  
在PowerPCB 的Dynamic Route 状态下,有时新的走线会影响走完的线。而且有时 h6bvUI+|h  
走线并不随鼠标变化,总是走出一些弯弯曲曲的线。 Vk*XiEfKm>  
我觉得这个问题可以说是问题也可说不是,因为PowerPCB中有几种布线方式,除了Dynamic Route还有一般的走线和 Y]^*mc0fE  
总线布线和草图布线,这几种布线方式应该结合来用,才能达到好的效果,有时候Dynamic Route走的线很难看,这 XfflD9M  
时候我通常采用一般的走线方式,一般能达到好的效果;有时候一般走线方式走的很难看或很难走通,又应该用Dynamic Anqt:(  
Route,结合几种走线方式才能使得板子走线美观! 'T(Q  
在布线过程中,如果打开DRP,有些芯片的管脚引不出线来,但是鼠线是确实存在 e&E7_  
的。如果关掉DRO,这个管脚就能引线出来了,是为什么?哪有设置? LK!sk5/  
设计规则中的设置值太大了(如Pad到trace、trace到trace等安全间距设置等),或者默认走线的线宽值设置的太 |`pBI0Sjo  
大了,而芯片管脚的间距又小。都有可能造成上述问题。 K:% MhH-  
用PowerPCB 铺铜时发现一个问题,就是如果在一个copperpour 的outline 里面再 9I`0`o"A  
画一个copperpour 的outline,里面的copperpour 在做foolding 时就不会被铺铜。 '+ mI  
这是正常的情况。两个copper pour如果是不同的网络,不能相互包含。 bSn={O"M  
在这种情况下,只能通过画几个互相不包含的铜皮框来解决。 b4EUr SL  
如何在PowerPCB 中加入埋孔? WncHgz  
在Via的设置中,先增加一种过孔的名称,然后对其进行设置:在“Through”和“Partial”的选项中选择“Partial”,通过以下的两个“Start”和“End Layer”选项就可以设置盲埋孔的开始层和终止层了。 Qmb+%z  
但是如果使用盲埋孔的话,会增加PCB板成本。如果可以不用的话,尽量不用!省钱! l>L?T#v!_  
为什么PowerPCB 中铺铜有时是整块,有时是网状,应该在哪里设置? OH@gwC  
当你使用灌铜的线宽大于或等于线间距时,就为实铜;当灌铜的线宽小于线间距时,就为网格铜。线宽在铜皮框的属 wWSw0 H/  
性中就可看到,线间距在Preferences中设置。 > 5?c93?  
PowerPCB 里NC Drill 和Drill drawing 层有什么区别? 0LYf0^P  
NC Drill 是一些钻孔数据,提供给钻孔机使用。 bxO[y<|XL  
Drill Drawing 是一个钻孔图表,可以直接由Gerber来看钻孔大小,钻孔数,位置。 ^hr # 1  
PowerPCB 中走线怎样自动添加弧形转角? `Y+ R9bd  
在走线过程中点击右键,选择“Add Arc”即可。 \gK'g-)}  
PowerPCB 的内层如何将花孔改为实孔? V|F/ynJfA  
修改相应的铜皮框的属性,在Preferences中将“Flood Over Via”选项勾上即可! P)XR9&o':  
在PowerPCB 中,pin number and pin name(alphanumberic)有什么区别 K>5 bb  
pin number:只能是数字1、2、3 …… Yakrsi/jV}  
pin name(alphanumberic):可以是整数,也可以是字符。原理图中好多组件管脚是以字符命名的(如BGA器件的管脚), 1 <m.Q*  
那么你在做pcb的组件库时就给组件字符名。这时你就要去定义pin name为字符。 t:P7ah  
做组件时,如何将组件的管脚号由数字(如1,2,3)改为字母(如b,c,e)? P.g./8N`z  
file/library/parts/edit/general/,在options里的Alphanumeric。。。。。。打钩,选Alphanumeric pin项,在 Mn3j6a  
name处填上相应的字母。注意name要与number对应。 OoRg:"9{#  
有没有办法让文件中的丝印字符(Ref)排列整齐? mKyF<1,m  
没有,只能自已动手排啦! J_j4Zb% K  
定义了几种过孔,将菜单SETUP/ DESIGN RULES/ DEFAULT/ ROUTING/ VIA 也 SUIu.4Mz  
已经进行了设置,可是为什么选择via type 时其它的都看不到,只有standardvia 呢 L_|iQwU%  
应该设置默认项。SETUP--> DISIGN RULES-->Default-->ROUTING-->把要用的过孔加到selected区。 Wb#<ctM>  
PowerPCB 中怎样在铜箔上加via 呢? MRZN4<}9  
1、把via当作组件,并给过孔添加到gnd 或电源的connection。 O2yD{i#l*#  
2、从地或电源引出,用右键end via mode的end via 添加过孔。 H|,d`@U  
PowerPCB 图中内层GND 的铜箔避开Via时,为什么Gnd 的信号的Via 也会避开 dd;rne v+  
Preferences->thermals->pad shape下在round,square,rectangle,oval都选择flood over。 ?R4u>AHS@  
PowerPCB5.0 为什么覆铜会将所有的孔都盖住,而不是让开孔??而且这种现象都 YXmy-o >  
是时有时无,也就是说和设置无关, $ %|b6Gr/&  
导出asc文件——>将ASC文件导入PowerPCB3.6(存为.pcb文件)——>用PowerPCB4.0打开——>问题解决。我试过 $P)-o?eer  
将ASC文件导入PowerPCB4.0,但问题依旧存在。(没试过将ASC导入PowerPCB5.0) Yt{Z+.;9OI  
在power pcb 中如何针对层设置不同的线宽。 90,UhNz9D  
设置步骤如下: MtgY `p  
首先是按通常方法设置缺省值,可设置为10mil(即顶层希望的线宽)。set up-----design rules----conditional rule setup 。 :Ig9n :  
若希望底层的所有线宽均为12mil,则source rule object选择all,against rule object选择layer bottom。 :cIPX%S  
点击creat,matrix,出现线宽线距设置对话框,可作相应设置。 H#WqO<<v  
铺铜后,发现pad孔与铺铜断开,不知是哪儿设置不对? aIr"!. 4  
Preferences->thermals->routed pad thermals打钩。 =3rf}bl2  
怎样使用PowerPCB 中本身自带的特性阻抗计算功能? r+6 DlT a  
1、在setup/layer definition中把需要定义为地或电源层相应层定义为CAM PLANE。 <g\:By^  
2、并在layer thinkness中输入你的层迭的结构,比如各层的厚度、板材的介电常数等。 s jaaZx1  
通过以上的设置,选定某一根网络并按CTRL+Q,就可以看到该网络相关的特性阻抗、延时等。 ^^24a_+2  
用PowerPCB 自动布板(BlazeRounter)时,能否设置倒角(135度)选项? -UAMHd}4  
BlazeRounter是先走直角,然后通过优化成倒角,所以倒角的大小是可以设置的。 DHyQ:0q  
1)Tools ——BlazerRouter ——Routing Strategy—— Setup; ftRdK>a D  
2)在Miters的选项中相应的项打勾。 \}<J>R@  
可以将现有pcb 文件中的器件存入自己的器件库中吗? tNOOaj9mw  
可以。打开pcb文件,选择想保存的器件,点击鼠标右键,在弹出的菜单中选中save to library,在弹出的对话框中 nB[B FVkU  
选择想要存入的库,ok! &B1!,joH~  
在PowerPCB 中如何快速绕线? ar'VoL}  
第一步:在setup/preferences面板的design下的miters中设置为arc,且ratio为3.5。 MSp) Jc  
第二步:布直角的线。 7|bBC+;(  
第三步:选中该线,右击鼠标,选中add miters命令即可很快画出绕线。 u[4h|*'"|  
在PowerPCB 中如何快速删除已经定义的地或电源铜皮框? y5D3zqCG  
第一步:将要删除的铜皮框移出板外。 "(~fl<;  
第二步:对移出板外的铜皮框重新进行灌水。 3j[<nBsn.  
第三步:将铜皮框的网络重新定义为none,然后删除。 :uqEGnEut  
对于大型的pcb板几分钟就可以删除了,如果不用以上方法可以需要几个小时。友情提示:如果用PowerPCB4.01,那 G9#3 |B-?  
么删除铜皮的速度是比较快的 M\Wg|gpy  
PowerPCB4.0,将外框*.dxf 的文件导入,之后文件很容易出现数据库错误,怎么办? .:B0(4Mj  
好的处理办法是:把*.dxf文件导入一个新的pcb文件中,然后从这个pcb文件中copy所需的text、line到设计的 s0h0Ep ED  
pcb文件中,这样不会破坏设计的pcb文件的数据。 9"/=D9o9  
PowerPCB 中可以自动对齐器件吗? (JE&1 @  
对齐元器件可以先选中多个器件,然后点击右键,选择Align...功能可以进行各个方向的对齐;选择Create Array ae2I,Qt%  
可以设置组件排列间距参数,然后进行排列。 Y{@foIZ  
执行过creat array的几个器件,将会成为一个联合体,下次想单独移动某一器件时,需要先从右键菜单中选择break aW;)-0+  
union。 T :^OW5d  
PowerPCB 里除了自动标注尺寸外还有没有别的测距方法? f'7/Wj  
可以用快捷键Q,也可以使用ctrl+PageDown。 }N,v&  B  
PowerPCB 中怎样给器件增加标识? k^B7M}  
选择该器件,按右键选择Query/Modify,左下方选择"Labels",选择"NEW" ,增加,即可。另一种简单方法:选择器件后,直接按右键选择Add NEW Labels,进行相应操作就可以了。 7C_U:x  
PowerPCB 组件库中组件外形应该在丝印层还是在 all layers d7x6r3J$  
组件外形最好定于 all layers ,这样不会出问题。 y]!mN  
在PowerPCB 里如何打方孔? p]toDy-}  
PowerPCB只可以定义圆孔或长椭圆孔。 2$2@?]|?  
如果孔边不需要焊盘,可用board outline and cut out 命令画出即可; X 3XTB*  
若是想要带焊盘的方孔,可以用2D LINE在钻孔层画一个你所需要的方孔,在两个布件层放置想要的贴片焊盘即可。 %x}Unk  
若在旁边附上说明文字,就更加清楚了。 *$JS}Pax  
对含有特殊形式内孔的焊盘,可也参照上述方法制作。 9I#a{%A:  
powerpcb 里NC Drill 和Drill drawing 层有什么区别? 5g'aNkF6>  
NC Drill 是一些钻孔数据,提供给钻孔机使用。 Drill Drawing 是一个钻孔图表,可以直接由Gerber来看钻孔大小, hu}uc&N)iE  
钻孔数,位置。 y.gNjc  
PowerLogic 中有copy 功能吗 Ly1t'{"7  
1)先将选中的原理图部分做“Make Group”,然后再将其“Copy to File”。然后在需要粘贴的 5l(@p7_+  
新页中,选择“Add Item-Paste From File”即可。以上操作均使用右键菜单。 |="Y3}a  
2)PowerLogic每次只能打开一个文件,但是可以打开好几个PowerLogic程序,这样你可以打开以 })q8{Qj!  
前地设计,选择要拷贝地部分,然后使用右键菜单make group以下,再使用Ctrl+C复制,在新 :Fh_Ya0  
的设计中Ctrl+V一把,搞定!!! "CFU$~  
PowerPCB中也有效的。 !NKPy+v  
3)PowerLogic要拷贝相同地部分,也可以在整个窗口画面左下方 ,最左边第一个功能键, 把他 jCg4$),b  
按下去 ,然后你使用鼠标所拖曳选择的部份,就会自动成为group, 这样就可以拷贝了。 1pN8,[hyR7  
PowerLogic 怎样自动重新Annotation? 6$csFW3R  
PowerLogic中不能自动标注,而PowerPCB可以进行自动标注,产生eco文件后,在PowerLogic P8ns @VV  
中进行反标注!


评价一下你浏览此帖子的感受

精彩

感动

搞笑

开心

愤怒

一般

差劲
离线xia20802

性别:
人妖
发帖
3041
金币
3649
提示:会员销售的附件,下载积分 = 版块积分 + 销售积分       只看该作者 1楼 发表于: 2018-01-13
    


离线18207748450

性别:
人妖
发帖
300
金币
91
提示:会员销售的附件,下载积分 = 版块积分 + 销售积分       只看该作者 2楼 发表于: 2018-01-13
谢谢


快速回复
限150 字节
 
上一个 下一个