=bHS@h8N<
PowerPCB(PADS)常见问题全集 8\BGL
走线很细,不是设定值` x>!bvZ2
有时将预拉线布好线后,所布的线变成了一根很细的线而不是我们所设定的线宽,但是查看它的属性也还是一样的 CqVeR';2
最小线宽显示值的设定大于route线宽。 ^ h?]$P
setup--preferences--global--minimum display 或者使用 R X 这个快捷命令,X表示需要设定的值 )q|a Sd
走线宽度无法修改,提示wrong width value "p@EY|Zv%I
关于线宽的rules设置有误 ^&Vj m
setup – design rules –default—clearance—trace width 修改最小值 默认值 和最大值 EA``G8Vn>
布线的时候不能自动按照安全间距避开走线 p6c&vEsNj
没有打开规则在线检查 q@=3`yQ
DRO 关闭在线规则检查 DRP 打开在线规则检查 AW<"3 !@
PowerPCB 如何import Orcad 的netlist dTrz7ayH
Orcad中的tools->create netlist,other的formatters选取padpcb.dll,再将其后缀名.net改为.asc即可。 4K(oOxc9.
在PowerPCB 中如何删层 2
r';)8:
4.0 以下的版本不可直接删层,可将不需要的层上的资料删掉,出gerber时不用出就好了;4.0 以上版本的可直接 oAprM Z7Y
修改层数。 Y
a/+|mv
PowerPCB 中如何开方槽? `k.0d`3(
4.0 以上版本的可在编辑pad中选择slot parameters 中slotte来进行设置,但只能是椭圆形的孔;也可在机械层直 UFzC8
接标示。 %M5{-pJ|C
在PowerPCB 中如何将其它文件中相同部分复制到新的文件中 93VbB[w~7F
可用以下部骤: OpD%lRl
第一,在副图选择要粘贴的目标,按右键选择make reuse ,弹出一个菜单随变给个名字,ok 键即可。生成一个 ,CxIA^
备用文件。 @#QaaR;4
第二,在按右键选择reset origin (产生选择目标的坐标)将鼠标移到该坐标上可以坐标值(在窗口的右下角处)。 evvv&$&
第三,调出主图,将板子的格点改为“1”mil。按make like reuse 键,打开第一步生成的文件后,用“S”命令敲入第 s9rKXY',:l
二步生成的坐标。按左键确定。在贴完后,在按鼠标右键点击break origin。弹出一个窗口按“OK”即可。 ){I!orQ
如何在PowerPCB 中加入汉字或公司logo 3C
gmZ7[
将公司logo或汉字用bmp to pcb将。bmp档转换为protel的。pcb格式,再在protel中import,export *.dxf文檔, Ud& '*,
在PowerPCB中import即可。 &V(;zy4(R
如何在PowerPCB 中设置盲孔 ua!43Bp
先在padstack中设置了一个盲孔via,然后在setup -- design rules -- default -- routing的via设置中加入你所设置的 SH6+'7
盲孔即可。 !nDiAjj
hatch和flood 有何区别,hatch 何用?如何应用 kyH0J[/n
hatch是刷新铜箔,flood是重铺铜箔。一般地第一次铺铜或file修改后要flood,而后用hatch。 6o)RsxN eu
铺铜(灌水)时如何自动删除碎铜 7h#*djef
1)setup-preferences-Thermals中,选中Remove Isolated copper; [x{Ai(
/T^
或 2) 菜单Edit—Find---菜单下Find By--Isolated pour—OK x8!uI)#tS
如何修改PowerPCB 铺铜(灌水)的铜箔与其它组件及走线的间距 ]%2y`Jrl^W
如果是全局型的,可以直接在setup - design rules 里面设置即可,如果是某些网络的,那么选中需要修改的网 L_sDbAT~<
络然后选右键菜单里面的show rules进入然后修改即可,但修改以后需要重新flood,而且最好做一次drc检查。 c5(4rT{(m
PowerPCB 中铺铜时怎样加一些via 孔 8J)Kn4jq
可将过孔作为一part,再在ECO下添加part; {|B
2$1':
也可以直接从地走线,右键end(end with via)。 A~X| vW
自动泪滴怎么产生? eb>jT:
需对以下两进行设置: xnOd$]
1) setup->preferences->routing->generate teardrops->ok 7 MS-Gs|
2) preferences->Teardrops->Display Teardrop->ok b5)a6qtb
手工布线时怎么加测试点? A5E^1j}h@
1) 连线时,点鼠标右键在end via mode 中选择end test point tx7B?/5D
2) 选中一个网络,然后在该网络上选一个合适的过孔修改其属性为测试点,或者添加一焊盘作为测试点。 f= A`{8^
PowerPCB 怎么自动加ICT 5t,X;
一般地,密度比较高的板都不加ICT。而如果要加ICT,可在原理图里面设置test piont,调入网表;也可以手工加。 十 LeV";=_n
为什么走线不是规则的? TSTkMlCG
设置setup/preferences/design/,选diagonl;将routing 里面的pad entry项去掉。 _0|@B8!J?
当完成PCB 的LAYOUT,如何检查PCB 和原理图的一致 sSy!mtS
在tools->compare netlist,在original design to compare与new design with change中分别选取所要比较的文件, 将 N4l}5(e
output option下的Generate Differences Report选中,其它选项以自己实际情况来选取,最后run即可。 z?n6l7sH
在PowerPCB 中gerber out 时多出一个贯孔,而job file 中却没有,这是怎么回事 &Jd_@F#J
这应为PowerPCB的数据库太乱了,可能是修改的次数太多造成的。解决方法可export *.asc文件,再重新import c'DNO~H
一次。 gsYQ"/S9
如何直接在PowerPCB 3.6 下生成组件清单 ye-[l7
通过File-Report-Parts List1/2。 "*LQr~k~}
如何将一个器件的某个引脚的由一条网络改为另一条网络? \h/)un5
打开eco,用delete connettion删除原来的连接,不要删除网络噢。再用add a connetion添加一个连接。 wGw<z[:f
如何对已layout 好的板子进行修改? @E4ya$A)F
为确保原理图与PCB 一致,先在原理图中进行修改,然后导出netlist,再在PCB 中导入,但要注意,如果要删 H8kB.D[7Q
除某些网络或零件,则需手动删除。 MZ?+I~@
CAM Gerber 文件时(SOLDER MASK BOTTOM)出现“maximum number of 2f6BZ8H+Z
apertures exceeded”的提示,无法输出文件? !l5@L\
选中你想要输出gerber的层,进入edit document对话杠,再选 device setup (前提要在photo状态下),在photo plotter twhT6wz"
setup对话框的下方有一个aperture count项,在其后输入数字,然后regenerate即可。 @JPz|
PowerPCB gerber out 时*.rep,*.pho,*.drl,*.lst 各表示什么意思 ZypK''&oc
*.pho GERBER数据文件 I9e3-2THfj
*.rep D 码文件(线,焊盘的尺寸,必不可少的) Dy*K;e-+
*.drl 钻孔文件*.lst 各种钻孔的坐标 \dbaY: (
以上文件都是制板商所需要的。 i9|}-5ED
PowerPCB 如何能象PROTEL99 那样一次性更改所有相同的或所有的REF 或TXT @KRia{
文字的大小?还有,怎么更改一个VIA 的大小而不影响其它VIA 的大小? &4wwp !J
可以通过鼠标右键选择“Document”,然后就可以选中所需要的ref 或文字了。如果要更改一个Via的大小,需要 vdh[%T,&
新建一种类型的Via。 Lvrflx*Q
PowerPCB 如何打印出来? t&i