^O**ZndB/ 转自http://www.hqpcb.com/pcbjishu/pcb_cadence13.html iGNZC{ \mw5
~Rf; 1(jx.W3 `-5gsJ
一、Cadence如何优化布线而且不改变布线的总体形状? #2%8@?_-M KD'}9{F, 3H%bbFy 布线完成之后,需要对其进行优化,一般采用系统自动优化,主要是将直角变为45度,以及线条的光滑性。Route->gloss->parameters,在出现的列表中,选Line smoothing,进行Gloss即可,但有时布线中为了保证
走线距离相等,故意走成一些弯曲的线,优化时,点击Line Smoothing左边的方块,只选择convert 90’s to 45’s ,把其他的勾都去掉,这样进行优化时就不会将
设计者故意弯曲的走线拉直或变形。
_+ >V(,{G ;>Z0e`= cgR8+o
;z~j%L%b ~2QD.( 二、Cadence 做封装库要注意些什么? rC6EgWt<V 1z@{4) v=-T3
n 做封装既可以在Allegro中File->New->package symbol,也可以使用Wizard(自动向导)功能。在这个过程中,最关键的是确定pad与pad的距离(包括相邻和对应的pad之间),以确保后期封装过程中元器件的Pin脚能完全的无偏差的粘贴在Pad上。如果只知道Pin的
尺寸,在设计pad的尺寸时应该比Pin稍大,一般width大1.2~1.5倍,length长0.45mm左右。除了pad的尺寸需特别重视外,还要添加一些层,比如SilkScreen_top和Bottom,因为在以后做光绘文件时需要(金手指可以不要),Ref Des也最好标注在Silkscreen层上,同时注意丝印层不要画在Pad上。还应标志1号pin脚的位置,有一些特殊的封装,比如金手指,还可以加上一层Via keep out,或者route keep out等等,这些都可以根据自己的要求来添加。操作上要注意的是建好封装后,一定不要忘了点击Create symbol,不然没有生成*.psm文件,在Allegro就无法调用。
3*eS<n[uG ;Ehv1{; $Eo-58<q )&ucX ZN!<!"~ 三、怎么在Cadence Allegro中定义自己的快捷键? 3lN@1jlh 0Q[;{}W} "1rT>
ASWI 在allegro下面的空白框内,紧接着command>提示符,打入alias F4(快捷键) room out(命令)。或者在Cadence 安装目录/share/pcb/text里有个env文件,用写字板打开,找到Alias定义的部分,进行手动修改既可。
p+${_w>pl{ 5`q#~fJ2 XjTu`?Na; MaZS|Zei[ G'{&*]Z\: 四、Cadence布线完成之后如果需要改动封装库该如何处理? 5JS*6|IbD{ 1eI_F8I U ,vuC0{C^ 在器件摆放结束后,如果封装库有改动,可以Place->update symbols,如果是pad有变化,注意要在update symbol padstacks前打勾。布线完成之后尽量避免封装库的改动,因为如果update,连接在Pin上的连线会随Symbol一起移动,从而导致许多连线的丢失,具体解决办法有待于研究。
@I?:x4 AL|3_+G $5>m\wrl \Npvm49 -cP1,>Ahv 五、Cadence怎样建立自己的元件库? pMoza8 x|g2H.n Nop61zj 建立了一个新的project后,画
原理图的第一步就是先建立自己所需要的库,所采用的工具就是part developer. 首先在建立一个存放元件库的目录(如mylib),然后用写字板打开cds.lib,定义: Define mylib d:\board\mylib(目录所在路径). 这样就建立了自己的库。在Concept_HDL的component->add,点击search stack,可以加入该库。
yh.WTgcW Wlp`D \xmDkWzE {8,_[?H w7f)v\p @)@tIhw 六、Cadence在布局后如何得到一个整理后的所有元件的库? tMyMA}` :bXTV?#0
XY<KLO% 如果嫌physical目录下各类文件过分繁冗,想删除一些无用的文件,或者只有一个*.brd文件,想获取所有的元件及pad封装库的信息,可以采用这种办法:将*.brd另存在一个新的目录下,在File->选export->libraries,点中所有选项,然后export,即可在你的新目录下生成所有的*.pad,*.psm,*.dra文件。
gBZNO! a,d [ 此帖被756826612在2017-01-16 11:04重新编辑 ]