我们从2011年坚守至今,只想做存粹的技术论坛。  由于网站在外面,点击附件后要很长世间才弹出下载,请耐心等待,勿重复点击不要用Edge和IE浏览器下载,否则提示不安全下载不了

 找回密码
 立即注册
搜索
查看: 884|回复: 0

基于FPGA的USB接口IP核设计 - 通信/网络 - 电子工程师俱乐部

[复制链接]

该用户从未签到

1万

主题

1292

回帖

936

积分

管理员

积分
936

社区居民最爱沙发原创达人社区明星终身成就奖优秀斑竹奖宣传大使奖特殊贡献奖

QQ
发表于 2013-3-30 00:24:17 | 显示全部楼层 |阅读模式
USB(通用串行总线)作为一种外设连接技术,是计算机外设连接技术的重大变革,USB具有速度快、通用性好、扩展性强、功耗低、稳定、易开发等众多优点,在实践中获得了广泛的应用,逐步成为PC机的一种标准接口。USB接口控制芯片是实现USB设备与主机建立通信所必须的芯片,目前国内的USB开发者所采用的芯片都是由国外的芯片商所提供,如Cypress、NEC、Motorola等大的IC设计公司,价格较贵。由于USB的广泛应用,国内外众多科研机构和集成电路设计公司都把目光投向USB这项具有广阔市场前景的技术。USB内核(USB Core)是USB接口控制芯片的关键模块,设计一个稳定、高速的USB内核更是芯片成功推向市场的前提。

<strong>1 USB通信原理</strong>

USB通信逻辑上分成了3层:信号层、协议层和数据层。信号层用来实现在USB设备和主机的物理连接之间传输位信息流的信息。逻辑层用来实现在 USB设备和USB主机端的协议软件之间传输包字节流的信息,它们在信号层被编码成NRZI位信息后传送出去。数据传输层用来实现在USB主机端的客户端驱动程序和设备端的功能接口之间传输有一定意义的信息,这些信息在协议层被打包成包格式。

1.1 传输的基本单元

包(Packet)是USB系统中信息传输的基本单元。结构,如图1所示,根据USB规范,包的类型有:令牌包、数据包、握手包和专用包。


<ignore_js_op>





2010-3-13 09:41:00 上传
<strong>下载附件</strong> (8.11 KB)




</ignore_js_op>


USB总线操作(通讯过程)都可以归结为3种包的传输:令牌包、数据包和应答包。任何操作都是从主机开始的,主机以预先排好的时序,发出一个描述操作类型、方向、外设地址以及端点号,称之为令牌包Foken Packet。然后由在令牌中指定的数据发送者发出一个数据包Data Packet或者报告它没有数据可以传输。而数据的目的地一般要以一个应答包Handshake Packet做出响应表明传输是否成功。

1.2 事务处理

事务处理(Transaction)是指USB总线上数据信息的一次接收或发送的处理过程。事务处理的类型包括输入事务、输出事务、设置 (Setup)事务,帧开始(SOF),帧结束(EOF)等类型,下面以输入事务处理为例加以介绍。

如图2显示了输入事务处理中无差错事务情况,首先由主机向总线发出输入令牌包通知某个设备向主机发送数据;当所指定的设备接收到此令牌包并检验身份后,将准备好的数据组装成数据包向主机传送出去;接着当主机接收到的数据经校验无差错后,创建一个ACK的握手包返回给设备通知主机已正确接收到数据,然后进行新的事务处理过程。若主机接收数据包错误,则不发送ACK握手包,表示处理过程没有成功;若设备未准备好数据,设备会向主机发送NAK握手包,提醒主机暂时不能发送数据;若设备出错,则返回主机STALL握手包通知设备出错。


<ignore_js_op>





2010-3-13 09:41:00 上传
<strong>下载附件</strong> (10.54 KB)




</ignore_js_op>


1.3 总线传输

为了满足不同外设和用户的要求,USB提供了4种传输方式:控制传输、实时传输、中断传输、批量传输。它们在数据格式传输方向数据包容量限制和总线访问限制等方面有着各自不同的特征。

控制传输用来对设备进行初始化和配置管理,所有USB设备必须直接控制传输,是总线传输中最复杂的传输方式;实时传输用来传送音频或视频的数据;中断传输用来传输类似PCI或ISA总线上中断信号的数据;批量传输用于打印机或扫描仪等传输大块数据的设备。

控制传输一般包括2或3个事务处理阶段,即设置阶段,数据阶段(可选)和状态阶段。图3给出了设置阶段的细节。如果数据没有正确接收设备就会忽略它,而且不返回应答包。


<ignore_js_op>





2010-3-13 09:41:01 上传
<strong>下载附件</strong> (9.92 KB)




</ignore_js_op>


<strong>2 USB IP模块设计和代码编写</strong>

USB接口主要有UTM(USB Transceiver Macrocell)、SIE(SefiM Interface Engine)和设备功能总线组成。电路结构,如图4所示,时钟域分为:Transceiver时钟域,SIE时钟域和Wish- bone总线时钟域。


<ignore_js_op>





2010-3-13 09:41:01 上传
<strong>下载附件</strong> (15.65 KB)




</ignore_js_op>


2.1 UTM模块

USB总线数据线由DP和DN组成,是I/O端口。并行通过对DP和DN的上拉、下拉来区别低速USB设备和高速USB设备。

USB总线上的数据首先通过UTM,进行NRZI解码和位剥离后,串并转换为8位并行数据,传送给SIE中的UTMI或从UTMI接收8位并行数据,经过NRZI编码和位填充后,发送到USB总线。由于USB系统采用NRZI编码,对于一串0来说,它的数据线的电平状态会按位跳变,对以一串l则不然,电平会长时间不变,可能导致数据接受方的时间同步漂移,为了避免漂移,每遇到6个1就在NRZI编码之前加0,即位填充。

NRZI的vefilog实现代码为:


<ignore_js_op>





2010-3-13 09:41:01 上传
<strong>下载附件</strong> (7.68 KB)




</ignore_js_op>



<ignore_js_op>





2010-3-13 09:41:01 上传
<strong>下载附件</strong> (6.36 KB)




</ignore_js_op>


2.2 串行接口引擎

串行接口引擎(Serial Interface Engine,SIE)主要由PL(Protocol Layer),MA(memory buffer arbiter),UTMI(UTM Interface)等组成。PD,PA,PE3个模块组成了USB SIE的协议层(PL)。

UTMI(UTM Interface)是UTM和SIE的接口主要功能是检测总线状态以及识别总线速度。负责PL与UTM的数据交换。

PD将UTMI接收到的信息数据包进行解析,解析出包标识(PID)、端点地址和设备地址以及包含在包中的有效数据命令。在解码时,对PID进行校验,即PID[7:4]~PID[3:0],还要对必要的令牌包进行CRC5校验,对数据包进行CRCl6校验。CRCl6,CRC5多项式为:x16+x15+x2+1和x5+x2+1。

设计中把命令解码电路也设计在PD上,解码电路的设计思路是:通过一个计数器将8 bit的命令数据分别存放在8个:Register中,然后对Register进行解码,来判断该条命令带表的含义和执行的操作。例如:Get Descriptor命令,主机发送的命令数据为8’ha0,8’h06,8’h00,8’h01,8’h00,8’h00,8’h4O,8’h00,然后解码电路根据这8 bit来判断命令的含义。如果主机发送命令有误,或该设备不支持命令,则这条命令被忽略或返回NAK握手包。

PA根据PE(Protocol Engine)送来的PID组织相应的信息包,把要发送的数据安排在相应的数据包,或者令牌包。发送令牌包时,不必产生CRC5校验位。在发送数据包寸,需要把有效数据的CRCl6校验位放在包末尾一起发送。

PE可以对IN,OUT以及Setup事务进行单线程处理,且确定当前传输事务要操作的端点地址,所有对MA和RF的当前操作都基于这个端点地址。 PE要根据当前端点的配置或当前状态处理传输事务,并在传输事务中实时更新控制/状态寄存器CSR。SIE还能通过CSR中的中断向量请求设备总线的控制支持。

<strong>3 系统仿真与实现</strong>

设计中包含了UTM,SIE,并根据协议写出了含有设备描述符的ROM。这样IP具有USB接口的功能,可以作为一个USB设备与主机进行通信。根据USB协议,模拟主机动作编写Testbench,它主要由模拟主机数据包(Send Data),Stuffing检测,CRC校验检错等来仿真。仿真波形,如图5所示。


<ignore_js_op>





2010-3-13 09:41:02 上传
<strong>下载附件</strong> (11.7 KB)




</ignore_js_op>



<ignore_js_op>





2010-3-13 09:41:02 上传
<strong>下载附件</strong> (10.87 KB)




</ignore_js_op>


最后将电路用ASIC实现。采用0.35μm CMOS工艺实现后端设计,数字电路采用单元库自动布线,模拟电路手工绘制版图,并进行DRC和LVS检查,最终版图预览图,如图8所示,芯片面积为1.2 ms2;经过后仿真得出:工作频率为120 MHz,工作电流9 mA,静态电流40μA。工作频率可以实现高速USB协议的要求,功耗、电流等参数也符合设计要求。

本设计与国内其他的研究结果进行比饺,如表1所示。


<ignore_js_op>





2010-3-13 09:41:02 上传
<strong>下载附件</strong> (15.27 KB)




</ignore_js_op>


从表1中对表可以看出,本设计在满足频率(FX8>480 MHz)的条件下,精简了多个单元,节省了资源,完全符合USB协议的要求。将IP下载到FPGA中与主机通信,主机能正确读出设备描述符和正确完成其他操作,并在主机端显示USB2.0 Device。进一步证明了设计的正确性和实用性。


<ignore_js_op>





2010-3-13 09:41:00 上传
<strong>下载附件</strong> (34.62 KB)




</ignore_js_op>


<strong>4 结束语</strong>

文中介绍了基于USB协议层模块的设计,最后在Modelsim6.0下仿真和ISE9.1进行了综合,采用Xilinx Spartan3E的XC3S1OOE进行FPGA验证,并利用0.35μm CMOS工艺进行系统的后端设计。实现了工作频率120 MHz,功耗30 mW。

结果表明,设计的USB协议层模块各功能达到了预期目标、整体性能良好。此IP core可以广泛应用于各种USB设备接口、通信转接器件,也可以集成在SOC中,作为系统芯片总线接口。文中设计的USB IP已成功地应用于两款USB设备端的接口控制芯片(USB转PS/2接口IC和USB集线器IC),在实际应用中性能可靠、速度稳定,而且价格低廉。

<strong>参考文献</strong>

1. 杨登峰.基于FPGA的USB芯片设计[J].微电子与计算机,2004,21(6):39-41.
2. Compaq,Intel,Philips,et al.Universal Serial Bus Specification Revision2.0[EB/OL].(2000-04-27)[2009-01-09]http://www.usb.org.
3. 刘波.精通VerilogHDL语言编程[M].北京:电子工业出版社,2007.
4. 肖踞雄.USB技术及应用设计[M].北京:清华大学出版社,2003.
5. 邵贝贝,刘慧银.微控制器原理与开发技术[M].北京:清华大学出版社,1997.
6. 张弘.USB接口设计[M].西安:西安电子科技大学出版社,2002.
7. ColI M H,Gardiner C.Principles of IP Based Design IP Forum Munich[M].Newyork:Mchell Press,2001.
8. 崇华明,周彩宝.AMBA总线与USB1.1总线的桥接功能模块的硬件设计[J].计算机工程,2003,29(4):148-150.
9. 沈戈.基于IP核的SoC设计方法及其应用的研究[D].西安:西北工业大学,2002.
10. 迈舍尔公司.USB系统体系[M].2版.孟文,译.北京:中国电力出版社,2003.

作者:姚成宇唐宁汪洋 (桂林电子科技大学,信息与通信学院,广西,桂林,541004)
来源:电子科技 2009(12)
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

论坛开启做任务可以
额外奖励金币快速赚
积分升级了


Copyright ©2011-2024 NTpcb.com All Right Reserved.  Powered by Discuz! (NTpcb)

本站信息均由会员发表,不代表NTpcb立场,如侵犯了您的权利请发帖投诉

平平安安
TOP
快速回复 返回顶部 返回列表