|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区
您需要 登录 才可以下载或查看,没有账号?立即注册
×
基于现场可编程门阵列 (FPGA) 核心的实施体现了先进的现代航空电子设计方法。这项技术具有多种优势,如废弃组件管理、降低设计风险、提高集成度、减小体积、降低功耗和提高故障平均间隔时间(MTBF)等,吸引着用户将原来的系统转移到此项技术。MIL-STD-1553 的市场可能随着这种趋势而繁荣起来 ;事实上,某些客户已经觉得这项技术的实施有点姗姗来迟。$ P u# D# w. [& i ~( S
MIL-STD-1553 核心带来了多种好处,它代表着彻底告别了 ASIC 传统。FPGA 中加入一项知识产权核心,就获得了一种与众不同的特性,而成为一个非常专业的高级子系统。这为增强 MIL-STD-1553 的设计提供了千载难逢的机会。
系统设计面临的问题& g9 {; X- W* z, L" y
由于竞争的压力和对最佳战斗性能无止境的追求,军用航空电子从简单、独立的设备发展到如今以每秒百万位乃至更快的速度交换信息的高级智能系统网络。这也带来了必须克服的许多设计问题(见表1)。
e" U) O& W" _6 A
在要求高性能的军用设计中,每项设计都要减少空间、功耗和重量,满足这些要求至关重要。这项要求直接作用于芯片级别,单一芯片体积减小后对所需板卡的要求也会降低,从而降低了对封装外壳、固定元件、冷却器件甚至是电源的要求。同样,每多增加一个组件,都会增加一些引发故障的机会。减少芯片数量的设计必然有助于缓解这些问题。* l) I: I5 _' g$ K
/ k- U- N6 L, A8 m, r2 E
废弃则是像 MIL-STD-1553 设计实施这类长期项目所面临的另一个问题。每个组件无论其是由世界最大的制造商提供,还是来自于产量较小的专业供应商,都存在着废弃的风险。单一的组件不但面临着被废弃的风险,还有个长期价格保护的问题,特别是那些从原有项目继承的设计,这个问题更为明显。对于已经部署的系统,由于所涉及的代价过高,应尽量避免由于废弃组件而重新对系统进行验证。
当系统架构师指定一种系统设计时,必然会存在架构无法正确实现的某种风险。一个非常典型的问题是:经常在设计过程中或架构确定很久之后(如在集成阶段),才知道需求有所变化。这些变化一般都会增加对架构的要求,并提出一些关于设计的常见问题,如:设计足够灵活吗?能提供充分的处理能力吗?功能在硬件和软件之间是否得以有效且高效地进行了区分?能达到关键时间要求吗?" ]; v9 k: w# ^3 H: ? u) O
3 O3 u3 F A3 a% W
理想状况下,所选定的架构应功能强大、应用灵活,足以在初始部署阶段就将风险降到最低,并且提供了一个允许系统随着时间发展的平台。
a; i) q4 h+ z5 U) |1 H" l( @; A% A! W
理想条件下,一个 MIL-STD-1553 设计师可以采用传统的技术,使用有多个的 COTS 组件来解决这些问题。这种由大量市场提供的组件在性价比上有明显的优势。' x' h8 w, ~ u" W9 ~8 u8 w
MIL-STD-1553 简介
请看一下数据传输路径,即图 1 中的 MIL-STD-1553 总线结构。MIL-STD-1553 是一种定义数据总线的电子和协议特点的军用标准。作为一种在军用和商用领域广泛应用超过 25 年之久的总线,并且符合 MIL-STD-1553 标准,它能以1Mbit/s的速率高度精确、极为可靠地传输数据。
3 a5 ~( ] k6 F0 a' O' {
根据 MIL-STD-1553 标准的规定,总线结构由三个不同的硬件组成:: i% |* @/ S; @! T
7 t& [1 `6 r4 \. f
● 总线控制器——总线控制器是总线上唯一允许在数据总线上发出命令,并负责引导数据总线中数据流的硬件设备。如果同时有几个终端可以实现总线控制器的功能,同一时间内只能有一个处于活动状态。
● 总线监视器——总线监视器是一个可以监控总线上信息交换的终端。它可以用于飞行测试记录、飞行故障诊断、维护记录与任务分析,同时还可作为一个备用总线控制器,它有足够的信息可以接替总线控制器。然而,总线监视器是一个被动的设备,它不能报告所传输信息的状态。# p1 ]7 F6 l7 H6 E& w
● 远程终端——每个远程终端都包括在数据总线和子系统间传输数据所必须的电子器件和支持性中间件。对于 MIL-STD-1553,子系统就是所传输数据的发送者和接收者。这些终端不能作为总线控制器或总线监视器使用。
MIL-STD-1553 系统实施8 F% W$ ]: I5 i+ P9 P
7 k" ]6 K+ q8 {$ v, M, P
像其它军用网络技术一样,航空电子市场中的 MIL-STD-1553 测试和仿真实施也经历了从庞大的 DEC Unibus 卡到 19 英寸的通过机架安装的组件,又发展到用于 VME 和 PCI 系统上的较小、较为集成的多通道背板,现在又出现了更小、集成度更高的 PCMCIA 接口。图 2 描述了专用的 MIL-STD-1553 ASIC 芯片制造商的实施从离散的协议和收发器芯片组精简到单一的体积小、功耗低的 ASIC 的发展过程。
4 O7 J( G: q) }! c4 j" M
过去,典型的 MIL-STD-1553 系统一般都由多个COTS组件构成,MIL-STD-1553 I/O通常由单一的带有内部处理功能的 ASIC 提供,这种内部处理可提供消息处理与缓冲以及对 MIL-STD-1553 比特流进行编解码等。ASIC 中可能含有也可能没有向 MIL-STD-1553 总线提供物理接口的收发器组件。每个 ASIC 为一个双冗余 MIL-STD-1553 通道提供此功能,所以支持多个 MIL-STD-1553 通道的系统就需要多个 ASIC 和收发器。与每个 MIL-STD-1553 总线的连接是通过板载变压器实现的。最后,由一个或几个可编程的 FPGA 设备将 MIL-STD-1553 ASIC 连接到主系统,并提供更多的系统功能,如其它 I/O、存储器访问 和处理器接口等。
FPGA 有多种密度,通常以逻辑单元或门来度量。它们有多种形式架构,提供了丰富的 I/O 引脚可供使用。FPGA 还可提供内部存贮器。例如,当前由Xilinx 推出的一流的 FPGA 存贮容量比三年前约增加了 10 倍。而且还提高了内部速度,降低了成本。 |
|