我们从2011年坚守至今,只想做存粹的技术论坛。  由于网站在外面,点击附件后要很长世间才弹出下载,请耐心等待,勿重复点击不要用Edge和IE浏览器下载,否则提示不安全下载不了

 找回密码
 立即注册
搜索
查看: 1152|回复: 0

DDR2的设计经验经典流程-2-PCB-EDA-电子工程师俱乐部-单片机-

[复制链接]

该用户从未签到

1万

主题

1292

回帖

936

积分

管理员

积分
936

社区居民最爱沙发原创达人社区明星终身成就奖优秀斑竹奖宣传大使奖特殊贡献奖

QQ
发表于 2013-7-30 18:40:36 | 显示全部楼层 |阅读模式
四、布线整体网络分布:无法区分<1>Data线(0-63) Address线(0-13) Command线,Control线,CLK线 (0-3)等信号线网络信息区分整理:通过“colordialog” 不同组的BUS赋予不同的颜色,从而更加直接不同BUS的分布状况。区分显示:用NET显示工具将不同BUS和NET区分开,清晰显示便于走线规划,BUS拓扑设计:考虑:网络的密度和产品整体成本和电气特性以及EMI和EMC问题,结合PCB建议叠构对整个产品做出如下分配。通过GRE planer, 灵活规划不同BUS的叠层和BUS之间的相对位置,近一步衡量EMI 和EMC问题. 综合各种问题,对DDR的各组BUS做出如下图规划。DDR的所有信号网络都做微带线处理,分布于3 和4层。如下图;布线及线处理:考虑问题如下:1)Ddr_clk和DQS差分处理,a)线宽b)间距(差分对内间距, 对与对之间间距, 差分对与其他线的间距)c)等长(差分对内等长, 对与对之间等长)2)Data BUS线处理a)线宽b)间距(BUS内间距, BUS之间间距, BUS与其他线的间距)c)等长(BUS内等长, BUS之间等长)3)Command和 control BUS线处理a)线宽b)间距(BUS内间距, BUS之间间距, BUS与其他线的间距)c)等长(BUS内等长, BUS之间等长)1.Ddr_clk差分线处理对Ddr_clk0( M_Clk_Ddr#0, M_Clk_Ddr0)和Ddr_clk1( M_Clk_Ddr#1, M_Clk_Ddr1)做差分等长处理。同时与其他信号之间距离大于3倍的差分对间距,建议5倍以上,Ddr_clk差分对内等长,两对差分线,允许误差有时序决定,建议误差在15mil以内。2. DQS差分线处理DQS 到其他信号间距最小是DQS差分对间距的3倍以上,建议5倍以上。等长处理建议:1)Ddr_clk 误差控制在10mil以内2)Ddr_Data Ddr_CommandDdr_Address Ddr_Control误差控制在15mil以内3)Ddr_Data Ddr_CommandDdr_Address Ddr_Control Ddr_clk之间的长度误差控制在30mil 以内.、4)Pin Delay注意: 一定要将芯片封装内部的绕线长度计算在内, 绕线长度参数可以从芯片封装厂商获取,输入ConstraintManager中,来驱动布线处理.
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

论坛开启做任务可以
额外奖励金币快速赚
积分升级了


Copyright ©2011-2024 NTpcb.com All Right Reserved.  Powered by Discuz! (NTpcb)

本站信息均由会员发表,不代表NTpcb立场,如侵犯了您的权利请发帖投诉

平平安安
TOP
快速回复 返回顶部 返回列表