DARPA表示,目前正在寻找的建议,以减少通过解决关键问题,如下面的设计团队需要面对的障碍: |
|
•一种集成电路设计流程,由10X一个因子减少来设计/验证一个定制的集成电路所需的工作 |
|
•提高重用(国防部和第三方IP)和人力资源和设计专长的下降水平来设计和领先的CMOS技术验证集成电路所需 |
|
•设计和工艺的复杂性电路元件(宏,分线路,发电机,编译器)被设计/验证一次,多次重复使用的嵌入 |
|
•方法快速,轻松地端口定制的集成电路设计从一个铸造过程到另一个类似的铸造/过程和/或设计迁移到更先进的CMOS技术节点 |
|
•方法通过改善关键的设计组件,如宏,发电机,编译器,IP和技术信息的定义,安全储存和分发提高重用 |
|
DARPA还指出,三大障碍,使用最先进的CMOS技术来构建定制集成电路:1)漫长而昂贵的设计,验证和制造周期; 2)难度迁移的设计从一个代工厂工艺到另一个;并且,3)缺乏可重用性在美国国防部设计。 |