我们从2011年坚守至今,只想做存粹的技术论坛。  由于网站在外面,点击附件后要很长世间才弹出下载,请耐心等待,勿重复点击不要用Edge和IE浏览器下载,否则提示不安全下载不了

 找回密码
 立即注册
搜索
查看: 1187|回复: 1

[技术文章] orcad 导出网表到allegro的方法

[复制链接]

该用户从未签到

682

主题

98

回帖

3245

积分

二级逆天

积分
3245

终身成就奖社区居民忠实会员宣传大使奖

QQ
发表于 2015-10-18 19:35:22 | 显示全部楼层 |阅读模式
下面的方法,不保证能成功,但可试试

注意事项:

一.Capture原理图的准备工作

1。Part的Pin的定义

为了能顺利产生网络表,必须对Part Pin的Name、Number和Type都要定义好,并且同一Part的Name和Number是不能重复的,只有当Pin Type为Power是Pin Name才允许相同

注意:如果一个零件的Power Pin有好几种PinName,而不同的Pin Name的Pin要接相同的Net,如:Pin name为VDD但需要接到VCC,而且Pinname为VSS也要接到VCC,此时就必须对Capture里的零件Part做一些设定

2。Part的PCB Footprint的定义

在Edit-Properties中设定PCB Footprint

当然先的做好封装库,你可以把它们放在./symbols下,最好建立自己的库目录。

3。不同Part的Device设定必须不同

在DEVICE栏设定值,不同Part的值不能相同,或者干脆不命名生成网表时CAPTURE会自动命名,使用他的封装,参数,还有其他的属性给他联合命名即类似

如:“CAP NP_0805_0.1U”这就是自动命名的结果

4。NC Pin 定义

有的时候工程师在建Capture零件的时候会把没有连接Net的Pin省略,而这些Pin在Layout实际零件上是有的,针对这种情况需要对Capture里的零件Part做一下设定:

在Capture中双击Part进入Edit Properties新增一项NC Property

Property的Name需大写 NC

在Value输入零件的NC Pin

5。有些字符在导入网络表时是不允许的,

例如: ‘ !

导入过程

1.在Capture里执行Create netlist 选择Allegro,勾选Create Allegro Netlist,选择输出的路径

注意:这里产生的Netlist 有好几个文件,所以只要选择路径就可以了

2。在Allegro中执行Import Logic选择Cadence,点选Capture选择Netlist路径就了

画好板子的机械外形,定义好route keepin 和package keepout以后,直接点击file->import logic->,记住要选concept hdl,切记!别选capture,否则无法导入网表。

做完库后,最好将*.psm、*.fsm、*.bsm、*.dra文件分类存放,这样便于理出头绪来,以后可以重复利用的。在user pereference里的design path里可以指定这些path
回复

使用道具 举报

  • TA的每日心情
    开心
    昨天 08:37
  • 签到天数: 81 天

    [LV.6]常住居民II

    72

    主题

    1万

    回帖

    2万

    积分

    三级逆天

    你必须非常努力才能显

    积分
    22040

    终身成就奖社区居民忠实会员社区劳模最爱沙发原创达人特殊贡献奖原创先锋奖优秀斑竹奖宣传大使奖

    QQ
    发表于 2015-10-18 19:45:50 | 显示全部楼层
    回复

    使用道具 举报

    您需要登录后才可以回帖 登录 | 立即注册

    本版积分规则

    论坛开启做任务可以
    额外奖励金币快速赚
    积分升级了


    Copyright ©2011-2024 NTpcb.com All Right Reserved.  Powered by Discuz! (NTpcb)

    本站信息均由会员发表,不代表NTpcb立场,如侵犯了您的权利请发帖投诉

    平平安安
    TOP
    快速回复 返回顶部 返回列表