论坛风格切换切换到宽版
发帖 回复
返回列表  提醒:不能用迅雷等P2P下载,否则下载失败标(二级)的板块,需二级才能下载,没二级不要购买,下载不了
  • 836阅读
  • 0回复

[技术文章]如何设计一种电路让在200 ns内开启或关闭RF源? [复制链接]

上一主题 下一主题
在线shuszhao
 

性别:
帅哥
发帖
18073
金币
36514
提示:会员销售的附件,下载积分 = 版块积分 + 销售积分       只看楼主 倒序阅读 使用道具 0楼 发表于: 2018-01-12
ObIL  w  
(//f"c]/  
能否在200 ns内开启或关闭RF源?
/lqVMlz\77  
 QnN cGH  
在脉冲雷达应用中,从发射到接收操作的过渡期间需要快速开启/关闭高功率放大器 (HPA)。典型的转换时间目标可能小于1 s。传统上,这是通过漏极控制来实现的。漏极控制需要在28 V至50 V的电压下切换大电流。已知开关功率技术可以胜任这一任务,但会涉及额外的物理尺寸和电路问题。在现代相控阵天线开发中,虽然要求尽可能低的SWaP(尺寸重量和功耗),但希望消除与HPA漏极开关相关的复杂问题。 v[J"/:]  
本文提出了一种独特但简单的栅极脉冲驱动电路,为快速开关HPA提供了另一种方法,同时消除了与漏极开关有关的电路。实测切换时间小于200 ns,相对于1 s的目标还有一些裕量。其他特性包括:解决器件间差异的偏置编程能力,保护HPA免受栅极电压增加影响的栅极箝位,以及用于优化脉冲上升时间的过冲补偿。 ~;uc@GGo  
8\])p sb9  
T**v!Ls  
典型漏极脉冲配置 l:$i}.C  
~f5g\n;  
通过漏极控制开关HPA的典型配置如图1所示。一个串联FET开启输入HPA的高电压。控制电路需要将逻辑电平脉冲转换为更高电压以使串联FET导通。 '#Pg:v_  
此配置的难点包括: &w"1VOV<  
●大电流的切换要求从大容量电容到HPA漏极引脚的路径是一条低电感路径。 $7 FT0?kG  
●关闭时,漏极电容保有电荷,需要额外的放电路径。这是通过额外的FET Q2来实现的,对控制电路的约束随之增加:Q1和Q2绝不能同时使能。 i?0+f }5<p  
●很多情况下,串联FET是N沟道器件。这要求控制电路产生一个高于HPA漏极电压的电压才能开启。 zvAUF8'_  
控制电路的设计方法已是众所周知且行之有效。然而,相控阵系统不断期望集成封装并降低SWaP,因此希望消除上述难点。实际上,人们的愿望是完全消除漏极控制电路。 KYN{Dh]-}  
图1. 传统HPA脉冲漏极配置。 G,fh/E+  
Li8$Rb~q  
<]e0TU?bk  
推荐栅极脉冲电路 eemw I  
-Mx\W|YK  
栅极驱动电路的目标是将逻辑电平信号转换成合适的GaN HPA栅极控制信号。需要一个负电压来设置适当的偏置电流,以及一个更大的负电压来关闭器件。因此,电路应接受正逻辑电平输入并转换为两个负电压之间的脉冲。电路还需要克服栅极电容影响,提供急速上升时间,过冲应极小或没有。 bxR6@  
对栅极偏置设置的担忧是,偏置电压的小幅增加可能导致HPA电流的显著增加。这就增加了一个目标,即栅极控制电路应非常稳定,并有一个箝位器来防止受损。另一个问题是,设置所需漏极电流时,不同器件的最佳偏置电压有差异。这种差异使得人们更希望有系统内可编程栅极偏置特性。 A$ Tp0v`t  
图2. 推荐HPA栅极驱动电路。 oTLA&dy@  
图2所示电路达成了所述的全部目标。运算放大器U1使用反相单负电源配置。利用一个精密DAC设置运算放大器基准电压,以实现V+引脚上的增益。当逻辑输入为高电平时,运算放大器箝位到负供电轨。当输入为低电平时,运算放大器输出接近一个小的负值,该值由电阻值和DAC设置决定。反相配置是故意选择的,目的是当逻辑输入为低电平或接地时开启HPA,因为逻辑低电平的电压差异小于逻辑高电平。采用轨到轨运算放大器,它具有较大压摆率和足够的输出电流驱动能力,适合该应用。 >.4mAO  
元件值选择如下: c4i%9E+Af  
●R1和R2设置运放增益。 ]R?{9H|jwE  
●DAC设置连同R3和R4决定运算放大器V+引脚的基准电压。C1和R3针对低通滤波器噪声而选择。 U?.cbB,  
● R5和R6用于实现重要的箝位功能。这是因为运放的VCC引脚以地为基准,所以这是运放输出的最大值。R5和R6为–5 V电源提供一个电阻分压器。 q47:kB{d  
●R5的不利影响是由于栅极电容,它会减慢脉冲响应。这要通过增加C3来补偿,以实现陡峭的脉冲。 1 |T{RY5  
●C2的值较小,用以限制运放输出脉冲上升沿的过冲。 !${7)=|=1  
PT/TQW  
9hn+eU  
实测数据 yMVlTO  
(Xv' Te?  
用于验证电路的测试设置如图3所示。对精密DAC、运算放大器和HPA使用评估板。一个脉冲发生器用于模拟1.8 V逻辑信号。信号发生器连续工作,利用一个输入带宽高于RF频率的RF采样示波器测量HPA对RF信号的开启/关闭。 g+1&liV  
图3. 测试设置。 YggeKN  
测试所用的元器件值参见表1。 4M,Q{G|e  
表1. 所用元器件值 (RBzpAiH  
6)j4-  
实测开启时间如图4所示。时间标度为每格500 ns,RF信号的上升时间小于200 ns。对于测量从栅极脉冲开始到RF脉冲上升沿结束的时间的系统,可以看到开启时间约为300 ns,这说明系统分配1s用于发射到接收转换会有相当可观的裕量。 b;k3B7<  
图4. 实测HPA开启时间。 LfsqtQ=J`  
图5. 实测HPA关闭时间。 IF~E;  
实测关闭时间如图5所示。时间标度同样是每格500 ns,下降时间明显快于上升时间,同样远小于200 ns,说明系统分配1 s用于发射到接收转换会有相当可观的裕量。 R;l;;dC=  
vnr{Ekg  
1r?hRJ:'  
布局考虑 734f &2  
1=U NA :t<  
对一个代表性布局做了尺寸研究,如图6所示。栅极脉冲电路的运算放大器部分放置在通向HPA输入的RF路径附近。精密DAC未显示出来,假定其放置在控制部分中,为多个发射通道提供输入。布局研究表明,可将该电路添加到实际的低成本PWB实现方案中,发射RF电路所需的额外空间极小。 %<]4]h  
图6. 物理尺寸分配。 1O,:fTG<  
;eY.4/*R  
K6d2}!5  
结语 qEJ#ce]G  
EJ@&vuDd$  
本文提出了一种独特的栅极脉冲电路,并进行了HPA快速开/关评估。 ='G-wX&k  
其特性包括: }N,$4h9Dj  
●转换时间小于200 ns。 CR8szMa  
●兼容任何逻辑输入。 6 @A'N(I=O  
●通过可编程偏置消除器件间差异。 *'to#_n&W  
●提供箝位保护以设置最大栅极电压。 oT0TbZu%  
●上升时间/过冲补偿。 ?[VL 2dP0  
● 尺寸支持高密度相控阵应用。 X%rsa7H3J  
先进电子系统集成度不断提高,要求缩小物理尺寸,因此可以想象,这种电路及其方法的其他变化,将开始在需要快速HPA转换时间的相控阵应用中激增。 P+:DLex  
`~k`m{4.a  


评价一下你浏览此帖子的感受

精彩

感动

搞笑

开心

愤怒

一般

差劲
快速回复
限150 字节
 
上一个 下一个