我们从2011年坚守至今,只想做存粹的技术论坛。  由于网站在外面,点击附件后要很长世间才弹出下载,请耐心等待,勿重复点击不要用Edge和IE浏览器下载,否则提示不安全下载不了

 找回密码
 立即注册
搜索
查看: 427|回复: 0

Cadence推出芯片封装设计软件SPB 16.2版本!

[复制链接]

该用户从未签到

1万

主题

1292

回帖

936

积分

管理员

积分
936

社区居民最爱沙发原创达人社区明星终身成就奖优秀斑竹奖宣传大使奖特殊贡献奖

QQ
发表于 2013-3-29 18:32:37 | 显示全部楼层 |阅读模式
Cadence设计系统公司近日发布了SPB 16.2版本,全力解决电流与新出现的芯片封装设计问题。这次的最新版本提供了高级IC封装/系统级封装(SiP)小型化、设计周期缩减和DFM驱动设计,以及一个全新的电源完整性建模解决方案。这些新功能可以提高从事单芯片和多芯片封装/SiP的数字、模拟、RF和混合信号IC封装设计师的效率。2 w( ~- U* W; ]! |" P8 Ms4 G' z- a
设计团队将会看到,新规则和约束导向型自动化能力的推出,解决了高密度互连(HDI)衬底制造的设计方法学问题,而这对于小型化和提高功能密度来说是一个重要的促进因素,因而得以使总体的封装尺寸大大缩小。通过促成团队型设计,多个设计师可以同时进行同一个设计,从而可以缩短设计周期,让总设计时间大大缩短,实现了快速上市。
当今业界围绕低功耗设计,尤其是在无线设备以及使用电池的设备中,高效的供电网络(PDN)对于满足功耗管理目标是至关重要的。新的电源完整性技术让设计师能够高效率地解决供电设计问题,实现用电的充分性、高效性和稳定性。
“尖端的复杂高速IC创造了非常有挑战性的IC封装设计,包括物理实现及信号和功率完整性等方面,”Bayside Design首席技术官Kevein Roselle说,“随着现在对于产品小型化、提高设计师效率及实现高效PDN设计的关注,我们感觉SPB 16.2将会帮助设计师更好地解决他们的设计挑战。”
此外,通过与制造设备厂商Kulicke & Soffa达成协议,Cadence使用 Kulicke & Soffa认证的键合线IP配置库,实现了DFM导向型键合线设计,提高了产出率并减少了制造延迟。
“随着键合线封装变得越来越复杂,为了避免制造问题,设计师正面临着设计内DFM匹配性的挑战,”Kulicke & Soffa产品营销经理Paul Reid说,“通过合作,我们现在可以向设计者们提供面向DFM键合线配置库。”9 h" j7 ?2 y, y" C% @) L3 d! X( G! V
“这个新版本为我们的IC封装与SiP技术提供了重要的改进,我们很高兴看到Bayside Design等公司从中得到了实惠,”Cadence产品营销部主管Steve Kamin说,“我们致力于改进我们的技术,与设计链上的主要厂商们建立联系,从而保持我们在帮助设计师实现、甚至超越其设计目标方面的领先地位。”
SPB 16.2版本将于2008年第四季度上市。客户可以在9月9日~11日举行的CDNLive!硅谷会议上看到Allegro PCB及IC封装/SiP流程的样本,或者在9月8日注册为techtorial会员。同时,SPB 16.2版本将在9月14日~19日于圣克拉拉举行的PCB West展会上的EMA展台进行展示。
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

论坛开启做任务可以
额外奖励金币快速赚
积分升级了


Copyright ©2011-2024 NTpcb.com All Right Reserved.  Powered by Discuz! (NTpcb)

本站信息均由会员发表,不代表NTpcb立场,如侵犯了您的权利请发帖投诉

平平安安
TOP
快速回复 返回顶部 返回列表