我们从2011年坚守至今,只想做存粹的技术论坛。  由于网站在外面,点击附件后要很长世间才弹出下载,请耐心等待,勿重复点击不要用Edge和IE浏览器下载,否则提示不安全下载不了

 找回密码
 立即注册
搜索
查看: 762|回复: 0

D类音频系统中斩波运放电路的设计 - 模拟技术 - 电子工程

[复制链接]

该用户从未签到

1万

主题

1292

回帖

2万

积分

管理员

积分
29577

社区居民最爱沙发原创达人社区明星终身成就奖优秀斑竹奖宣传大使奖特殊贡献奖

QQ
发表于 2013-3-30 00:34:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区

您需要 登录 才可以下载或查看,没有账号?立即注册

×
<strong>1 引言</strong>

在D类音频放大器的运放电路设计中,信号的低谐波失真(Total Harmonic distortion)和噪声对运放的设计形成挑战。对于20~20KHz范围的音频信号而言,运放的失真主要是由电压失调和低频1/f噪声引起的。而CMOS工艺相对较高的1/f噪声和电压失调,使得这一问题尤为严重。当要求电路的失调电压低于1mV且输入等效噪声低于100nV/Hz时。普通的CMOS运放很难满足需求。而常见的静态失调消零技术,如trimming修调,虽然能很好地消除电压失调的影响,但是却不能降低1/f噪声。解决这个问题的最好方法就是采用动态消零技术(dynamic offset—cancellation techniques),如自动稳零和斩波技术。自动稳零技术(Auto zero tiechnique)是通过对低频噪声和失调进行采样,然后在运算放大器的输入或输出端将它们从信号的瞬间值中减去,实现对失调和噪声的降低。由于自动稳零技术使用的是电容采样的原理,因此在电路工作中极易将宽带热噪声折叠到基带频率内,并且运放的带宽越宽,采样电容上的噪声也越多,通常高达70nV/Hz。斩波技术(Chopper Technique)是采用调制和解调原理,将低频噪声和失调搬移到高频部分,使用低通滤波滤除,由于没有热噪声的混叠,因此运放的噪声电压比自动稳零技术的更低。但是斩波开关电荷注入和电荷馈通效应的影响,仍然可以产生100uV左右的残余电压失调(residual offset)。而且斩波开关的使用,器件的热噪声电平将会有所增加。

为此,本文在0.35微米N阱工艺的基础上,设计了单电源供电的全差分斩波运放电路,同时,为了减小残余电压的失调, 采用了T/H(跟踪-保持)解调技术,该电路在斩波频率150KHz工作时,输入等效噪声达到31.12nV/Hz。

<strong>2 斩波运放的工作原理</strong>

斩波运放的原理如图1所示,其中Vin是输入音频信号,被频率为fch,幅度为1的斩波开关调制,根据奈奎斯特采样原理,为了避免信输入信号的混叠,fch必须远大于2倍的信号带宽。


<ignore_js_op>





2010-3-25 13:59:29 上传
<strong>下载附件</strong> (3.71 KB)




</ignore_js_op>

图1 斩波运放的原理

经过调制后,信号的被搬移到斩波方波的奇次谐波频率上。此信号被增益为Av的运算放大器放大,同时运放的输入噪声和输入失调电压也被运放放大,运放的输出经过幅度为1,频率为fch的斩波开关调制后,输出信号为:

<ignore_js_op>





2010-3-25 13:59:42 上传
<strong>下载附件</strong> (1.86 KB)




</ignore_js_op>

从式(1)可以看出,经过第2次斩波后,输入音频信号被解调到低频段,而运放的电压失调和低频噪声只经过一次调制后被搬移到斩波方波的高频奇次谐波上,通过低通滤波后,输出信号中的高频分量被滤除,低频分量还原为音频信号,从而实现了对音频信号的精确放大。

对输出信号进行傅立叶分析,得到运放的最终输入噪声谱密度(PSD)为:

<ignore_js_op>





2010-3-25 13:59:43 上传
<strong>下载附件</strong> (1.22 KB)




</ignore_js_op>

其中系数K与工艺的噪声参数有关。

<strong>3 运放电路的设计</strong>

本文设计的斩渡放大器为CMOS全差分电路结构。由斩波开关、主运放电路、输出级和共模反馈电路四部分组成。电路的工作电压范围2.5V~5.5V。斩波运算放大器的电路结构如图2所示。


<ignore_js_op>





2010-3-25 13:59:31 上传
<strong>下载附件</strong> (9.59 KB)




</ignore_js_op>

图2 斩波运放的电路结构

输入斩波开关完成对音频信号的调制作用,斩波开关在时钟上沿和下沿都会引入残余电压失调,图3为零输入时残余失调电压的波形。


<ignore_js_op>





2010-3-25 13:59:32 上传
<strong>下载附件</strong> (1.96 KB)




</ignore_js_op>

图3(a)残余失调电压(b)斩波信号


<ignore_js_op>





2010-3-25 13:59:34 上传
<strong>下载附件</strong> (6.95 KB)




</ignore_js_op>

图4T/H解调及控制时序

通过对CMOS开关特性分析可以得出等效输入残余失调电压为Vos,rmts=2Vspiketfch,其中t是MOS开关的时间常数,从此式可以看出消除残余电压失调有三种方法:

1.降低斩波频率:
2.减小输入电阻;
3.减小斩波开关的电荷注入效应。

由于MOS管1/f噪声的拐角频率一般都在几十KHz以上,减小斩波频率不能很好地对1/f噪声进行调制,而输入电阻只与信号源内阻有关,在设计中很难将输入电阻降低,因此只能考虑减小开关的电荷注入效应。为此输入斩波开关采用互补时钟结构,在尺寸上使用最小线宽,一方面能够减小传输的导通电阻,提供较大的电压摆幅;另一方面减小了电荷注入和馈通的影响,降低了残余电压失调。考虑到PMOS管比NMOS管的1/f噪声特性好,所以输入管MP1和MP2采用大面积的PMOS管,既能减小因器件的失配引起的电压失调,又可以降低晶体管1/f噪声的拐角频率,改善运放的噪声特性。

为了更小地降低残余电压失调,fold—cascode运放的输出采用T/H解调技术,电路结构和时序如图4。该电路的工作原理:在跟踪信号时K1~K4闭合,K5~K8断开,输出信号保持在电容C1和C2上,当电路输出时,K1~K4断开,K5~K8闭合,C1和C2的电压值加载到负载电容C3上求和。由于C2上的电压叠加到负载电容时经过了反向,因此放大器的残余电压失调能够有效地抵消。由于解调器采用高阻结点斩波。因此可以使用较小面积的NMOS管开关,减小对输出极点的影响。

主运放采用全差分折叠式cascode结构,在Class-D的结构中,由于输出功率MOSFET大电流的频繁开启,产生的电磁干扰(EMI)会在电源上形成很强的纹波,在实际应用中发现当芯片工作在5V的电源电压下,EMI引起的电源波动能达到±2V,全差分结构既可以提高运放的电源抑制比和共模抑制比,减弱电源噪声和共模噪声的影响,而且避免了镜像极点,因而对于更大的带宽仍能表现出稳定的特性。

为了提供更高的增益和电压输出摆幅,在fold-cascode后加入共源运放输出级。采用二级运放后.对运放的频率稳定性进行分析。暂时不考虑斩波开关的影响,可以推断该电路至少有三个LHP极点,它们分别是miller补偿电容引入的主极点Wp1,输出滤波电容产生的输出极点Wpout。为第一非主极点,以及folded-cascode(MN1的漏端、MN3的源端)引入的非极点Wp3,三者之间的关系为Wp1<Wpout<Wp3。另外从电路可以看出,在共源输出级产生了一个低频的RHP零点,通过引入miller补偿电阻将此零点从右半平面移动到左半平面并抵消第二极点。为了进一步减小高频干扰,系统输出级通过电容接地,滤除高频信号。

共模反馈电路由MN7~MN10、MP10-MP12构成,输入一端接VDD/2的基准电压,另一端接主运放的共模输出,共模检测电路由电阻和电容构成.经过误差放大后调控主运放的偏置电流。

<strong>4 仿真结果及版图设计</strong>

在SMIC O.35微米N阱工艺下.利用cadence spectre工具对本文所设计的电路进行了仿真分析。其中,各器件的工艺参数为典型情况,电源电压5V,输入信号为幅度10uV,频率为1KHz的标准正弦波,斩波频率fch=150K,仿真波形如图5和图6所示。


<ignore_js_op>





2010-3-25 13:59:37 上传
<strong>下载附件</strong> (3.14 KB)




</ignore_js_op>

图5 运放的幅频~相频特性曲线


<ignore_js_op>





2010-3-25 13:59:38 上传
<strong>下载附件</strong> (2.87 KB)




</ignore_js_op>

图6 斩波输出波形

从图5可以看出,在典型情况下,该运放的主极点在10HZ以内,相位裕度75度左右.能充分保证运放在各个comer条件下的稳定性。从输fn波形来看,斩波引起的残余电压尖峰也有了明显的改善。表1为运放的开环仿真结果。

表1运放开环仿真结果

<ignore_js_op>





2010-3-25 13:59:41 上传
<strong>下载附件</strong> (4.63 KB)




</ignore_js_op>


该电路的版图采用SMIC 0.35um工艺规则设计并对版图进行优化,衬底接地采用全封闭的double gardring,有效降低了衬底的耦合噪声,差分对采用哑栅共质心匹配降低输入电压失调。另外,为了减小外围电路对运放的干扰,将后后级的滤波电容分散在运放电路的周围,优化后的版图面积为0.24mmx0.34mm,概貌如图7。


<ignore_js_op>





2010-3-25 13:59:39 上传
<strong>下载附件</strong> (10.42 KB)




</ignore_js_op>

图7 版图布局

<strong>5 结论</strong>

D类音频功放的1/f噪声和电压失调对信号的失真和噪声性能产生直接的影响,特别是在输入信号为零时的背景噪声最为明显,通过采用全差分斩波运放电路和T/H解调技术,有效地降低了系统的低频噪声和电压火调。流片后的对芯片的测试表明,该电路使Class-D的噪声性能有了很大的改善。

本文作者创新点:采用全差分斩波运放电路和T/H解调技术,有效地降低了D类音频系统的低频噪声和电压失调。

项目经济效益:本项目已流片成功,根据Forward Concepts lnc数据显示2008年全球D类音频功放的总产值高达8亿美金。


作者:徐光煜  来源:《微计算机信息》(嵌入式与SOC)2009年第25卷第7-2期
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

公告:服务器刚移机,
大家请不要下载东西。
会下载失败


Copyright ©2011-2024 NTpcb.com All Right Reserved.  Powered by Discuz! (NTpcb)

本站信息均由会员发表,不代表NTpcb立场,如侵犯了您的权利请发帖投诉

( 闽ICP备2024076463号-1 ) 论坛技术支持QQ群171867948 ,论坛问题,充值问题请联系QQ1308068381

平平安安
TOP
快速回复 返回顶部 返回列表