我们从2011年坚守至今,只想做存粹的技术论坛。  由于网站在外面,点击附件后要很长世间才弹出下载,请耐心等待,勿重复点击不要用Edge和IE浏览器下载,否则提示不安全下载不了

 找回密码
 立即注册
搜索
查看: 654|回复: 0

Cadence培训高级班 - 职业发展 - 电子工程师俱乐部

[复制链接]

该用户从未签到

1万

主题

1292

回帖

2万

积分

管理员

积分
29577

社区居民最爱沙发原创达人社区明星终身成就奖优秀斑竹奖宣传大使奖特殊贡献奖

QQ
发表于 2013-3-29 10:53:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区

您需要 登录 才可以下载或查看,没有账号?立即注册

×
热线:021-51875830 62450161 0755-61280252
传真:021-62450161
业务手机:15921673576
详情请访问网站:http://www.51qianru.cn

课程目标
Cadence培训高级班将首先让您了解CB板上出现的信号反射、串扰、电源/地平面干扰、时序匹配以及电磁兼容性等一系列问题产生的机理,并掌握其解决方法;然后讲解并上机练习Cadence的高速 PCB设计与仿真工具SPECCTRAQuest的使用。使您在硬件设计过程中,能够达到“设计即正确”的目的。

  培养对象
  在工作实践中遇到了高速数字电路与高速PCB设计问题;对高速PCB设计感兴趣的硬件工程师;已经具备一定的硬件开发经验,需要增加就业竞争力的在校硕士及博士研究生;具备非常扎实的电子工程基本知识,并积累了相当程度的硬件工程师工作经验的在校本科生。

  班级规模及环境
  为了保证培训效果,增加互动环节,我们坚持小班授课,每期报名人数限5人,多余人员安排到下一期进行。

  质量保障
  1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
  2、培训结束后免费提供一个月的技术支持,充分保证培训后出效果;
  3、培训合格学员可享受免费推荐就业机会。

  教学时间,教学地点
    上课地点:华东师范大学/银城大厦(上海市,地铁3号线或4号线金沙江路站旁)
   
    上课地点:地址:深圳市罗湖区桂园路2号电影大厦A座2205
         (地铁一号线大剧院站D出口旁,桂园路和解放路交叉口,近地王大厦)
热线:0755-61280252 25912501
传真:0755-25912501
邮编:518001
信箱:qianru2@hotmail.com
   客服QQ:812773398

    最近开班有周末班/连续班/晚班
  学时
  课时: 共9天,每天8学时,总计72学时
  ◆外地学员:代理安排食宿(需提前预定)
  ☆合格学员免费颁发相关资格证书,提升您的职业资质
  作为最早专注于嵌入式培训的专业机构,曙海嵌入式学院提供的证书得到本行业的广泛认
  可,学员的能力得到大家的认同。
  ☆合格学员免费推荐工作
  课程进度安排
课程大纲
第一阶段

1 高速PCB设计中的理论基础
  传输线理论、信号完整性(反射、串扰、过冲、地弹、振铃等)、电磁兼容性和时序匹配等等。
2 SPECCTRAQuest设计流程
  2.1 Pre-Placement
  2.2 Board Setup Requirements for Extracting and Applying Topologies
  2.3 Database Setup Advisor
  —Cross-Section
  —DC Nets
  —DC Voltages
  —Device Setup . ??—SI Models
  —SI Audit

3 拓扑结构的抽取与仿真 Extracting and Simulating Topologies
  3.1 Pre-Route Extraction Setup—Default Model Selection.
  3.2 Pre-Route Extraction Setup—Unrouted Interconnect
  3.3 Pre-Route Template Extraction
  3.4 SQ Signal Explorer Expert
  3.5 Analysis Preferences
  3.6 SigWave
  3.7 Delay Measurements

第二阶段

4 确定和施加约束 Determining and Adding ConstraintsSolution
  4.1 Solution SpaceAnalysis: Step 1 to 6
  4.2 Parametric Sweeps.
  4.3 Constraints :
  Topology Template Constraints
  Switch/Settle Constraints
  Assigning the Prop Delay Constraints
  Impedance Constraint
  Relative Propagation Delay Constraint
  Diff Pair Constraints
  Max Parallel Constraint
  Wiring Constraint
  User-Defined Constraint
  Signal Integrity Constraints
  4.4 Usage of Constraints Defined in Topology Template

5 模板应用和基于约束的布局
  Template Applications and Constraint-Driven Placement
  5.1 Creating a Topology
  5.2 Wiring the Topology
  5.3 TLines and Trace Models
  5.4 Coupled Traces
  5.5 RLGC Matrix of Coupled Trace Models
  5.6 Crosstalk Simulation in SQ Signal Explorer Expert
  5.7 Simulating with Coupled-Trace Models
  5.8 Sweep Simulation Results with Coupled-Trace Models
  5.9 Extracting a Topology Using the Constraint Manager
  5.10 Electrical Constraint Set
  5.11 Applying Electrical CSet
  5.12 Worksheet Analysis
  5.13 Spacing and Physical Rule Sets
  5.14 Electrical Rule Set

第三阶段

6 基于约束的布线 Constraint-Driven Routing
  6.1 Manual Routing
  6.2 Routing with the SPECCTRA Smart Route
  6.3 Driving Constraints in Routing
7 布线后的DRC检查和分析 Post-Route DRC and Analysis
  7.1 Post-Route Analysis
  7.2 SigNoise
  7.3 Reflection Simulation
  7.4 Reflection Waveform Analysis
  7.5 Comprehensive Simulation
  7.6 Crosstalk Simulation
  7.7 Crosstalk Analysis
  7.8 Simultaneous Switching Noise Simulation
  7.9 SSN Waveform Analysis
  7.10 System-Level Analysis
  7.11 A Complete Design Link
  7.12 Initialize Design Link

8 差分信号设计 Differential Pair Design Exploration
  8.1 Types of Differential Pairs in SPECCTRAQuest
  8.2 Create Differential Pair Using SPECCTRAQuest
  8.3 Create Differential Pair Using Constraint Manager
  8.4 Assigning Differential Pair Signal Models
  8.5 Preference to Extract Unrouted Differential Pair Topology
  8.6 Extracting Unrouted Differential Pair Topology
  8.7 Custom Stimulus to Analyze Differential Pair Topology
  8.8 Differential Pair Topology Analysis
  8.9 Coupled Trace Model and Differential Pair Topology
  8.10 Layout Cross-section Editor
  8.11 Differential Pair Constraints
  8.12 Differential Pair Constraints in the Constraint Manager
  8.13 Differential Pair Analysis in the Constraint Manager
  8.14 Post Route Extraction
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

公告:服务器刚移机,
大家请不要下载东西。
会下载失败


Copyright ©2011-2024 NTpcb.com All Right Reserved.  Powered by Discuz! (NTpcb)

本站信息均由会员发表,不代表NTpcb立场,如侵犯了您的权利请发帖投诉

( 闽ICP备2024076463号-1 ) 论坛技术支持QQ群171867948 ,论坛问题,充值问题请联系QQ1308068381

平平安安
TOP
快速回复 返回顶部 返回列表