我们从2011年坚守至今,只想做存粹的技术论坛。  由于网站在外面,点击附件后要很长世间才弹出下载,请耐心等待,勿重复点击不要用Edge和IE浏览器下载,否则提示不安全下载不了

 找回密码
 立即注册
搜索
查看: 854|回复: 0

[资料贡献] PCB设计搭配EMI对策元件 改善电磁干扰问题

[复制链接]

该用户从未签到

59

主题

41

回帖

242

积分

二级逆天

积分
242

终身成就奖

QQ
发表于 2017-4-12 14:05:58 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区

您需要 登录 才可以下载或查看,没有账号?立即注册

×
消费者对电子产品的性能要求不断提高,而电子元件的性能表现大幅跃升,在发展高性能可携式行动装置前,开发者最头痛的仍是如何将高速中央处理器、GPU、RF无线传输元件安置于系统中,彼此又不会因电磁干扰问题使得产品无法通过验证...


       系统开发者在针对开发要求,开始进行应用方案选择,大多会倾向寻找性能更高、速度更快的解决方案,例如SoC、GPU、无线传输、无线充电等应用方案,都会以更新、更快的角度进行方案选择,但若同时将这些应用方案塞到设备机壳中,如果没有针对电磁波改善方案进行设计,完成的产品肯定无法通过电磁干扰(Electro Magnetic Interference,EMI)产品验证关卡,甚至可能造成产品无法出货。


       针对PCB区块产生的EMI干扰问题,可使用EMI改善对策元件重点改善。ERA Technologies Inc.


       在射频、核心处理器、高速记忆体等高频元件区块,可使用金属屏蔽方式改善产品EMI影响问题。Motorola


      一般来说,电子产品通常若在开发过程中,未能重视EMI问题对策与改善,通常会在后段即将进行量产才发现EMI问题必须改善,此时才在事后进行设计检讨、测试、改善对策元件追加/试做,耗用的成本会比在开案初期即同时考量设计改善方案要来得高许多,往往在设计案的时限一步步逼近时,在时间压力下若因EMI问题而使设计必须做某部分的妥协,更是得不偿失。


       利用局部金属屏蔽 解决重点EMI问题


       除了从模组化元件利用金属屏蔽方式,降低高频、高速元件可能造成的电磁干扰噪讯外,另一个产生电子波干扰的重要源头,就是PCB电路板本身,系统开发者必须在投入开发的初期就能预先进行各式抑制电磁干扰源发生的设计问题,或搭配被动元件、辅助设计措施进行产品的电磁干扰问题改善。电子系统中,除了关键元件的高频运作下,可能产生电磁干扰问题外,另一大电磁干扰问题来源,就是印刷电路板本身的设计不良,使得电磁波干扰问题会有趋于恶化的现象。开发产品必须针对不同的设计需求,选择适宜的设计形式降低可能产生的电磁干扰影响。


      通常PCB设计工作需要仰赖系统设计者多年累积的开发经验,或利用精密的验证模型系统,在产品开发进行前先以机壳框体结构、载板、元件特性、电源配置等参数,先进行软体参数模拟分析,试着在投入研发资源前,先初步确认电磁干扰问题的可能影响状态,再进行细部的外型、机构、电路或元件重新配置方式,尽可能将电磁干扰问题的可能成因降到最低。


       在设计过程考量EMI设计对策


       一般来说,电子产品通常会在完成初步验证设计,即同步进行电磁干扰验证工作,此时的设计方案在外型与机构仍有相当大程度的设计修改弹性,若验证设计测出的电磁干扰问题相当严重,就必须选择重新配置零组件、或改善部分机构或防护材料的设置。


      但若电磁干扰问题的影响采用元件重新配置的改善幅度有限,或PCB板本身就太小、根本没有空间重新配置关键元件,这时能进行电磁波干扰问题改善的设计方针,就必须朝不同设计技巧、或利用电磁波抑制对策元件进行重点式设计改善。而多数设计方案为了降低后期验证、可能造成电磁干扰问题不易修正问题,或是减少投入修正电磁干扰问题的额外成本,较合适的作法是在每个开发阶段都加入减低电磁干扰的线路设计考量,让整体电路设计可将电磁干扰问题降低减缓。


    若以目前最热门的智慧型行动装置为例,一般的设计条件中,大多会选择纳入核心处理器(CPU)、绘图处理器(GPU)、记忆体(DDR SDRAM)、储存记忆卡...等关键元件,而高频元件以处理器、绘图处理器、记忆体为主,目前行动装置处理器外部时脉动辄超过1GHz,这在机构空间相对有限的小尺寸设计方案中,并不容易改善其电磁干扰问题,而高频运行也容易干扰周边元件正常运行,较常见的作法是于PCB印刷电路板做好区块接地、搭配金属护罩把高频元件利用金属屏蔽,最大幅度地减少电磁干扰影响。


     使用改善EMI干扰对策元件 缓解设计产品之EMI影响


     但搭配金属屏蔽设计,必须搭配PCB印刷电路板的接地布线进行配合,于高频元件周边预留金属屏蔽可用的固定焊点,焊点除具备直接屏蔽效果外,也必须同时达到屏蔽接地设计,让高频电磁干扰问题有效被抑制。解决了最大的EMI问题干扰源后,对于PCB本身的干扰问题改善,就可搭配对策性电磁干扰改善元件进行EMI问题加强改善设计。


      例如,针对CPU线路需要的时脉电路,可以追加防止电磁干扰用的滤波电路,而据高频资料传输运行状态的GPU高频I/O,可以追加设置共模扼流线圈(Common mode Choke Coil),至于也可选择几个关键IC,在其电源线路上设置旁路电容(Bypass Condenser)、或搭配Ferrite Beads(FB)元件设计。


     而共模扼流线圈元件,通常可以在主机板或介面卡上相当常见,共模扼流线圈主要是针对EMI问题进行滤波改善,尤其是针对高速信号线可能产生的电磁波向外辐射的抑制效果特别好,也可用于消除信号线的输入干扰讯号、或各式环境噪讯/机壳内噪讯的干扰问题。共模扼流线圈又称共模电感、共模线圈,尤其在交换式电源设计方案中相当常见,目前已有针对小型电路设计的贴片型元件。


     针对高频线路区块 进行重点EMI对策元件设置


     而Ferrite Beads(磁珠)元件方面,磁珠本身具有很高的电阻率、磁导率,可以等效于电阻与电感的串连特性,但Ferrite Beads实际的电阻、电感值会随着频率产生变化,由于Ferrite Beads比一般电感有更好的高频滤波特性。Ferrite Beads本身的材料为铁氧体的立方晶格的亚铁磁性材料,铁氧体材料可以是铁镍合金或铁镁合金,因为这种材料的高频损耗相当大、且具备较高的磁导率,用于电磁干扰重点防治设计相当有用。


      铁氧体材料特性也可用于电路板的EMI问题改善方面,一般来说在低频段时,Ferrite Beads的阻抗表现为由电感的组抗来构成,低频状态的电阻值相当低,磁芯本身的磁导率高、电感量表现较大,电磁干扰受电感反应影响。在高频使用段方面,Ferrite Beads的阻抗由电阻特性呈现,随着外部频率升高、磁芯之磁导率对应降低,这会导致Ferrite Beads的电感量减小、但此时磁芯损耗会增加(电阻增加),当高频信号通过铁氧体电磁干扰反而会被吸收、转换成热能形式逸散能量。


      至于Ferrite Beads铁氧体的抑制元件可广泛用于PCB印制电路板、数据线、电源线,例如,在PCB电路板电源线入口端加上Ferrite Beads铁氧体抑制元件,即可有效滤除区块电路的高频干扰,另铁氧体磁环、磁珠也可用于抑制信号线、电源线的高频干扰/突波干扰,同时具吸收静电放电脉冲能力。

回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

每日签到,有金币领取。


Copyright ©2011-2024 NTpcb.com All Right Reserved.  Powered by Discuz! (NTpcb)

本站信息均由会员发表,不代表NTpcb立场,如侵犯了您的权利请发帖投诉

( 闽ICP备2024076463号-1 ) 论坛技术支持QQ群171867948 ,论坛问题,充值问题请联系QQ1308068381

平平安安
TOP
快速回复 返回顶部 返回列表