[技术文章] 转载:DSP和FPGA并行通信

[复制链接]
查看1422 | 回复9 | 2021-6-8 14:13:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区

您需要 登录 才可以下载或查看,没有账号?立即注册

×
在雷达信号处理系统中,数据的流向如图所示。首先FPGA接收高速并行A/D转换的数字信号,DSP读取FPGA获取的信号序列并进行数字信号处理,得到距离信息,然后DSP将距离信息发送至FPGA,FPGA控制LCD显示屏显示距离信息。

                               
登录/注册后可看大图
      FPGA的设计采用VHDL硬件描述语言,利用内部RAM资源生成FIFO模块,将FPGA的FIFO模块作为DSP的外围设备,DSP根据FIFO的存储状态,通过外部接口XINTF对FIFO模块进行读写操作。

     根据设计思想,搭建了DSP和FPGA通信的硬件实验平台,硬件连接示意图如图所示。

                               
登录/注册后可看大图
       TMS320F28335 DSP支持16位和32位XINTF数据总线,在这里使用16位数据总线进行通信,将DSP的数据总线、(读写)使能信号和ZONE7的选通信号XZCS7与FPGA的通用I/O口连接。此外,选用DSP的两个可编程通用输入/输出引脚与FPGA通用I/O口相连,使FIFO的满信号作为DSP的中断输人,空信号作为数据读取完毕状态信号输入DSP。
回复

使用道具 举报

mj8abcd | 2021-6-8 16:04:19 | 显示全部楼层
回复

使用道具 举报

heming2216 | 2021-6-8 16:35:05 | 显示全部楼层
回复

使用道具 举报

tanghaiming | 2021-6-28 23:42:52 | 显示全部楼层
回复

使用道具 举报

lockerlove | 2021-7-25 08:53:02 | 显示全部楼层
回复

使用道具 举报

hilam | 2021-12-11 18:20:10 | 显示全部楼层
回复

使用道具 举报

h09721 | 2022-12-2 08:10:05 | 显示全部楼层
回复

使用道具 举报

kingweison | 2023-12-24 08:28:22 | 显示全部楼层
回复

使用道具 举报

nj20044 | 2023-12-25 06:38:38 | 显示全部楼层
回复

使用道具 举报

sanmu | 2023-12-25 09:03:50 | 显示全部楼层
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则