3826| 52
|
[技术文章] 为什么要等长,等长的重要性 |
[hide] 在 PCB 设计中,等长走线主要是针对一些高速的并行总线来讲的。由于这类并行总线往往有多根数据信号基于同一个时钟采样,每个时钟周期可能要采样两次(DDR SDRAM)甚至 4 次,而随着芯片运行频率的提高,信号传输延迟对时序的影响的比重越来越大,为了保证在数据采样点(时钟的上升沿或者下降沿)能正确采集所有信号的值,就必须对信号传输的延迟进行控制。等长走线的目的就是为了尽可能的减少所有相关信号在 PCB 上的传输延迟的差异。至于 USB/SATA/PCIE 等串行信号,并没有上述并行总线的时钟概念,其时钟是隐含在串行数据中的。数据发送方将时钟包含在数据中发出,数据接收方通过接收到的数据恢复出时钟信号。这类串行总线没有上述并行总线等长布线的概念。但因为这些串行信号都采用差分信号,为了保证差分信号的信号质量,对差分信号对的布线一般会要求等长且按总线规范的要求进行阻抗匹配的控制。
[/hide]
购买主题
本主题需向作者支付 2 枚金币 才能浏览
《《《 点击这里展开全文 》》》 | |
发表于 2016-7-19 20:06:18
|
显示全部楼层
| |
发表于 2016-7-19 22:30:50
|
显示全部楼层
| |
发表于 2016-7-19 23:09:00
|
显示全部楼层
| |
发表于 2016-7-20 08:13:46
|
显示全部楼层
| |
发表于 2016-7-20 08:51:50
|
显示全部楼层
| |
发表于 2016-7-20 09:17:23
|
显示全部楼层
| |
发表于 2016-7-20 09:37:38
|
显示全部楼层
| |
发表于 2016-7-20 09:40:52
|
显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
| |
发表于 2016-7-20 10:26:18
|
显示全部楼层
| |