我们从2011年坚守至今,只想做存粹的技术论坛。  由于网站在外面,点击附件后要很长世间才弹出下载,请耐心等待,勿重复点击不要用Edge和IE浏览器下载,否则提示不安全下载不了

 找回密码
 立即注册
搜索
查看: 2743|回复: 3

[技术文章] TPS5602的PCB板设计注意事项

[复制链接]

该用户从未签到

1万

主题

1292

回帖

2万

积分

管理员

积分
29577

社区居民最爱沙发原创达人社区明星终身成就奖优秀斑竹奖宣传大使奖特殊贡献奖

QQ
发表于 2012-5-2 23:43:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区

您需要 登录 才可以下载或查看,没有账号?立即注册

×
好的电源依赖于好的PCB板的设计,PCB板的设计严重影响对噪声干扰的一致以及自身产生的噪声的量级,甚至会导致电路没法正常工作。由于电流变化巨大,从数十毫安到数十安培,因此PCB板的设计要求比一般电路要苛刻的很多,下面的一些建议,是在TPS5602设计之前必须要阅读的。
l  所有敏感的模拟元件应该参考ANAGND,这些指连接到Vref5VrefINVLHCOMP脚上的元件。
l  模拟地和驱动地应该尽可能隔离,理想情况:模拟地应该连接到Vo输出电容的地线侧,驱动地应该连接到主地平面侧,并尽可能靠近低端FET的源极。
l  从驱动到功率FET的线应该尽可能短和宽,以尽可能减少杂散电感。如果外部门电阻不使用,这个要求就是必须的。
l  Vcc的旁路电容应该尽可能放置在TPS5602 VCC管脚最近处。
l  当配置高端驱动为浮空驱动时,从LL到功率FET的连接应该尽可能短而粗。
l  当配置高端驱动为浮空驱动时,自举电容(LHLL之间的电容)应该尽可能放置在TPS5602附近。
l  当配置高端驱动作为地参考驱动的时候,LL应当连接到DRVGND
l  Vin的去藕大电容,应该尽可能离功率FET近,高频旁路电容应该与这个大容量电容并列放置在一起,并尽可能距离高端FET的漏极和低端FET的源极近。
l  高频旁路电容应该放置在Vo的大容量电容旁。
l  LHLL应该近可能距离漏极和源极近。LHLL的走线应该尽可能近,以最小化差分模式噪声耦合。磁片去藕电容应该尽可能放置在连接到VinHISENSE处附近,以减少高频噪声对HISENSE的影响。
l  输出电压反馈线路与开关方式工作的节点或电感脉冲通过使用地线或地平面来隔离。
回复

使用道具 举报

该用户从未签到

0

主题

35

回帖

3

积分

一级逆天

积分
3

终身成就奖社区居民

QQ
发表于 2013-12-28 15:48:23 | 显示全部楼层
回复

使用道具 举报

该用户从未签到

3

主题

108

回帖

139

积分

二级逆天

困难造就快乐!

积分
139

社区居民

QQ
发表于 2015-3-16 16:08:02 | 显示全部楼层
做自己喜欢做的事
回复

使用道具 举报

该用户从未签到

189

主题

296

回帖

58

积分

二级逆天

我的肚子饿了,你呢?

积分
58

社区居民忠实会员终身成就奖

QQ
发表于 2015-5-17 20:13:00 | 显示全部楼层
四不四傻
回复

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

公告:服务器刚移机,
大家请不要下载东西。
会下载失败


Copyright ©2011-2024 NTpcb.com All Right Reserved.  Powered by Discuz! (NTpcb)

本站信息均由会员发表,不代表NTpcb立场,如侵犯了您的权利请发帖投诉

( 闽ICP备2024076463号-1 ) 论坛技术支持QQ群171867948 ,论坛问题,充值问题请联系QQ1308068381

平平安安
TOP
快速回复 返回顶部 返回列表