FIFO是一种先进先出结构,没有地址线,布线简单,因此仅用少量的系统资源就能实现数据的快速交换。两且控制简单,不会产生地址冲突。FIFO采用的是4K x 9bit的CMOS双端口存储缓冲芯片IDT7204。AD9224输出12位,而IDT7204输入9位,因此在ADC数据输出和FIFO存储接口设计上采用2片IDT7204进行字长扩展。FIFO缓冲存储实现的功能:接受写信号,存放经过转换的数字信号并依次增加地址,当FIFO存储满时,给出满信号;接受读信号,将FIFO存储的数据读出并存到SRAM中的同定地址处。