TA的每日心情 | 奋斗 昨天 19:57 |
---|
签到天数: 165 天 [LV.7]常住居民III
二级逆天
- 积分
- 9305
|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区
您需要 登录 才可以下载或查看,没有账号?立即注册
×
二、ADC的几种架构
1、积分型ADC
顾名思义,积分ADC的基本原理就是利用运放对输入信号和参考信号进行积分输出,这里参考信号一般与输入信号极性相反,这样输出电压就会有上升时间和下降时间,根据计数器来统计时间,最后按照函数关系得到采样信号的值。
特征简介:
A:积分时间决定转换精度,因此牺牲转换速度可以提升精度,在早期的一些仪表转换精度要求不高的场合应用,后来的ADC很少采用这种架构了。
B:抗噪声能力强。对于零点正负的白噪声,积分时可以消除。
2、逐次比较型SAR
顾名思义是利用比较的方式来转换输出数字量,这个用来比较的值由DAC产生,如下图:初始化DAC的输出由寄存器设置为1/2Vref,然后由比较器判断大小来决定输出1或0,进而进行下一步再次设置寄存器输出DAC,如此循环到最后一次LSB。依次输出的0和1即为转换后的数字量。算法核心就是二分法搜索,类似于猜数字值的游戏。
特征简介:
A:100K到1M的中等速度,12到16位的中等精度,综合性能较好,因此是目前应用最多的ADC架构之一。
B:精度主要决定于DAC的转换精度,因此DAC需要校准,比较器也需要满足高速和能够匹配系统的较高精度。
C:功耗可调,由转换速度决定,因此也限制了高速应用。
D:总之SAR型ADC的内部各组成模块需要组合设计性能匹配最优。
3、Pipeline流水线型ADC
基本原理如图,利用多个比较器进行并行处理,很明显,高速!
特征简介:
A:很明显够快,比较器并行处理。
B:功耗大,面积大,自然是因为比较器多。
C:分辨率不够,也是因为功耗大,多数小于16位。
D:转换周期需要不断校准以保证一定精度。
两种ADC架构的比较:
4、Σ-Δ型ADC
Sigma-Delta 型ADC也是目前应用相当多的一种ADC架构,尤其是在高位数分辨率的ADC设计上,这种调制型的ADC转换设计尽可能采用数字电路来处理并结合算法实现更好的性能。核心技术点:过采样和噪声整形。
Sigma-Delta 调制过采样:
如图,sigma-delta的意思是差分求和,我们来顾名思义一下这个过程:
假设第一个积分运放输出1,则到后面Q输出也为1,第二个运放输出则为+V。
+V反馈到第一个运放输入,驱动积分器向反方向输出,待采集信号Vi也会驱动积分器输出,综合而言如果积分器输出为0,第二个比较器反馈回来的就是-V,以驱动积分器向输出。这个环路最后的目的是实现运放的基本特性:反相端应该为0!
这样整个输出的1的个数比例对应的电压值其实就是待测信号的电压值!能否理解?就是通过对误差的不断累积求和得到对应值!Q会输出一串01值即完成。
过采样:
上述过程中的触发器时钟非常快,远大于奈奎斯特采样要求,这样可以将量化噪声推到更高频段内。量化噪声:数字量化的最小单位存在的误差被称为量化噪声,即1LSB和2LSB之间的误差值。
噪声整形:
前一步得到的高速01数字流可以通过数字方式进行处理得到最后的输出结果。因为在过采样过程中是以速度换取精度的方式来操作的,高速但是噪声大,在噪声整形过程中通过数字滤波器和抽取电路把噪声消除并降低最终的信号输出速率,实现高精度的数据转换结果!
如下图总结:
几种ADC架构的简单比较:
|
|