|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区
您需要 登录 才可以下载或查看,没有账号?立即注册
×
CS5202芯片规格书.pdf
(1.52 MB, 下载次数: 6)
CS5202适用于多个细分市场和显示器应用程序,如笔记本电脑、主板、台式机、适配器、转换器和转接器。
二、 CS5202AN特性
2-lane通道VESA DP1.1兼容接收机
VGA输出接口,DAC速度高达210MHz,8位
分辨率高达1920x1200x60,24位色深,1920x1440x60,或2048x152x60,24位色深,2048x1536x60,18位色深。
内置振荡器,不需要外部晶体
嵌入式线性压降调节器(LDO)
嵌入式微控制器
嵌入式EDID(如果终端设备没有,CS5202将响应EDID)
嵌入式V-sync/H-sync 5V缓冲器
使用内部预吹ROM支持EEPROM自定义模式
内部电源复位(POR)
QFN32 4x4封装
DP数字输入
支持2通道数字输入,速度为RBR(1.62-Gbps)/HBR(2.7-Gbps)
符合VESA DisplayPort v1.1
内置高性能自适应均衡器
支持1-MHz AUX channel
支持HPD
VGA输出接口
三重8位DAC(数模转换器),时钟高达210 MHz
支持高达1920x1200x60、1920x1440x60、2048x152x60和2048x1536x60
CS5202AN引脚定义
1、CS5202AN引脚分配
插入图3-1 CS5202引脚布局file:///C:/Users/ADMINI~1/AppData/Local/Temp/msohtmlclip1/01/clip_image002.jpg
2管脚说明
表3-1 CS5202引脚定义
四、 CS5202AN接口和能力
DisplayPort 显示端口输入
作为标准的DisplayPort接收机,CS5202由两个通道的主链路差分对、一个辅助信道差分对和一个HPD信号组成。
主要环节
双通道差分对,能够操作HBR(2.7-Gbps)和RBR(1.62-高清晰度未压缩视频的数据速率变速器主链路完全符合DisplayPortv1.1规范。 |
|