|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区
您需要 登录 才可以下载或查看,没有账号?立即注册
×
高速PCB设计走线的3-W原则
<A href="http://www.greatpcba.com">CB设计</A>走线之问会产生串扰现象,这种串扰不仅仅会在时钟和其周围信号之间产生,也会发生在其他关键信号上,如数据、地址、控制和输入/输出信号线等,都会受到串扰和耦合影响。为了解决这些信号的串扰问题,布线应遵循3-W原则。
3-W原则就是让所有的信号PCB设计走线的间隔距离满足:PCB设计走线边沿之间的距离应该大于或等于2倍的PCB设计走线宽度,即两条PCB设计走线中心之间的距离应该大于或等于PCB设计走线宽度的3倍。对于靠近PCB边缘的PCB设计走线,PCB边缘到PCB设计走线边缘的距离应该大于3倍的PCB设计走线宽度。如果PCB设计走线之间有过孔,那么PCB设计走线间距应大于或等于PCB设计走线宽度的3倍。</td>
|
|